-
公开(公告)号:KR1020080111644A
公开(公告)日:2008-12-24
申请号:KR1020070059849
申请日:2007-06-19
Applicant: 인하대학교 산학협력단
IPC: H03M1/08
CPC classification number: H03M1/0863 , H03M1/0827 , H03M2201/20 , H03M2201/6107 , H03M2201/644
Abstract: A switch driving circuit using source amplifier improving switching noise characteristics is provided to minimize a charge quantity stored in a parasitic capacitor of an output terminal by reducing a digital output swing width. A switch driving circuit using source amplifier improving switching noise characteristics comprises a current generator(110), a differential switch part(120), a first source amplifier(130), and a second source amplifier(140). The current generator is supplied with a predetermined current from a power supply voltage, and includes a third PMOS(P-type Metal Oxide Semiconductor) transistor(MP3) and a fourth PMOS transistor(MP4) connected in a common node(CN1) of the differential switch part. The differential switch part is connected through the current generator and the common node, is supplied with a fixed constant current, and includes a fifth PMOS transistor(MP5) and a sixth PMOS transistor(MP6) connected in the common node. The first source amplifier is connected through the fifth PMOS transistor of the differential switch part and the first node(N1). The source amplifier is connected through the sixth PMOS transistor of the differential switch part and the second Node(N2).
Abstract translation: 提供一种使用提高开关噪声特性的源极放大器的开关驱动电路,通过减少数字输出摆幅来使存储在输出端子的寄生电容器中的电荷量最小化。 使用改善开关噪声特性的源极放大器的开关驱动电路包括电流发生器(110),差分开关部分(120),第一源极放大器(130)和第二源极放大器(140)。 从电源电压向电流发生器提供预定电流,并且包括连接在所述电流发生器的公共节点(CN1)中的第三PMOS(P型金属氧化物半导体)晶体管(MP3)和第四PMOS晶体管(MP4) 差动开关部分。 差分开关部分通过电流发生器和公共节点连接,被提供固定的恒定电流,并且包括连接在公共节点中的第五个PMOS晶体管(MP5)和第六个PMOS晶体管(MP6)。 第一源极放大器通过差分开关部分的第五PMOS晶体管和第一节点(N1)连接。 源极放大器通过差分开关部分的第六个PMOS晶体管和第二个节点(N2)连接。
-
公开(公告)号:KR100889326B1
公开(公告)日:2009-03-18
申请号:KR1020070059849
申请日:2007-06-19
Applicant: 인하대학교 산학협력단
IPC: H03M1/08
Abstract: 본 발명은 소스 증폭기를 이용한 스위치 구동회로에 관한 것으로서, 소스 증폭기를 이용하여 차동 스위치단에 인가되는 디지털 입력의 출력 스윙 폭을 줄임으로써 디지털 아날로그 변환기의 출력단에 저장되는 기생 커패시터 전하량을 최소화하고, MOS 트랜지스터의 게이트-소스 전압을 줄여줌으로써 글리치 에너지를 최소화 할 수 있는 스위치 구동회로를 제공함에 그 특징적인 목적이 있다.
이러한 특징적인 목적을 달성하기 위한 본 발명은, 전원전압으로부터 소정의 전류를 공급받으며, 차동 스위치부의 공통노드 사이에 직렬로 연결된 제 3 PMOS 트랜지스터 및 제 4 PMOS 트랜지스터를 포함하는 전류발생부; 전류발생부와 공통노드를 통해 연결되어 일정한 정전류를 공급받으며, 공통노드와 각각 연결된 제 5 PMOS 트랜지스터 및 제 6 PMOS 트랜지스터를 포함하는 차동 스위치부; 차동 스위치부의 제 5 PMOS 트랜지스터와 제 1 노드를 통해 연결되는 제 1 소스 증폭부; 및 차동 스위치부의 제 6 PMOS 트랜지스터와 제 2 노드를 통해 연결되는 제 2 소스 증폭부; 를 포함한다.
소스 증폭기, 차동 스위치, 트랜지스터
-