Abstract:
연접 비씨에이치 인코딩 회로는 로우 인코더, 칼럼 인코더 및 패리티 선입 선출 버퍼를 포함한다. 상기 로우 인코더는 하나의 페이지를 구성하는 복수의 데이터 블록들에 대하여 로우 방향으로 제1 인코딩을 수행하여 제1 패리티들을 병렬로 생성한다. 상기 칼럼 인코더는 상기 데이터 블록들에 대한 상기 제1 인코딩이 수행되는 동안 상기 데이터 블록들 각각에 대한 제2 인코딩을 수행하여 칼럼 방향의 부분 패리티들을 생성한다. 상기 패리티 선입선출 버퍼는 상기 부분 패리티들을 저장한다. 상기 칼럼 인코더는 상기 패리티 선입선출 버퍼에 저장된 부분 패리티들을 이용하여 상기 복수의 데이터 블록들에 대한 한번의 독출로 상기 복수의 데이터 블록들에 대하여 칼럼 방향으로 상기 제2 인코딩을 수행하여 제2 패리티들을 생성한다.
Abstract:
복잡도와 전력 소비의 감소를 위하여 수신 신호 처리부, 절대값 비교부 및 복조부를 포함하는 BPSK 복조 장치가 개시된다. 수신 신호 처리부는 입력 신호를 수신하여 제1 저역 신호 및 제2 저역 신호로 제공한다. 절대값 비교부는 제1 및 제2 저역 신호의 절대값의 크기에 기초한 논리 레벨을 가지는 비교 신호를 제공한다. 복조부는 제1 및 제2 저역 신호를 각각 디지털 변환하고 비교 신호의 논리 레벨에 따라 디지털 변환된 제1 변환 신호 및 제2 변환 신호 중 어느 하나를 제1 복조 신호로 출력한다.
Abstract:
PURPOSE: A binary-phase shift-keying(BPSK) demodulating apparatus, a method of the same, a receiving apparatus including the same, and a method for the receiving apparatus are provided to reduce the complexity and the power consumption of the BPSK demodulating apparatus. CONSTITUTION: A received signal processing unit(210) receives an inputted signal and provides a first low-band signal and a second low-band signal. An absolute value comparing unit(230) provides a comparison signal. The comparison signal has a logical level. The logical level is based on the size of the absolute value of the first low-band signal and the second low-band signal. A demodulating unit(250) digital-converts the first low-band signal and the second low-band signal. The demodulating unit outputs either of a first converting signal and a second converting signal into a first demodulating signal.
Abstract:
PURPOSE: A delay access supporting device, a delay access supporting method and a sound synthesizing device for supporting delay access are provided to insert one command only, which designates delay time, into an access request which demands simple delay, so that a master device can access a slave device after delay as much as standby time designated in a timer. CONSTITUTION: A master device(110) transmits an access request signal. The master device activates the access request signal. The master device receives a preparation signal for controlling an access operation corresponding to a first access request operation. A slave device(120) includes a timer(130). The timer designates standby time which is more than a reference value. When the value of the standby time is the reference value after the access request signal is activated, the slave device activates the preparation signal.
Abstract:
디코딩 방법은 디코더의 내부 메모리에 포함되는 패리티 체크 매트릭스의 일부를 서브 매트릭스로서 선택하는 단계, 상기 서브 매트릭스에 기초하여 코드 워드를 디코딩하고 결과 코드 워드를 생성하는 단계 및 상기 결과 코드 워드, 상기 서브 매트릭스 및 디코딩 수행 횟수에 기초하여 상기 디코딩의 결과를 디코딩 성공, 디코딩 실패 및 디코딩 재수행 중 하나로 판단하는 단계를 포함한다. 디코딩 방법은 패리티 체크 매트릭스 중 일부인 서브 매트릭스를 사용함으로써 디코더 내부 메모리의 액세스 횟수를 줄이고 디코딩 과정에서 소모되는 전력을 줄일 수 있다.
Abstract:
A BCH decoder contains a syndrome calculation block, a key-equation solver, a Ziehen search block, and an error correction block. The syndrome calculation block generates syndrome values from a received code word. The key-equation solver generates an error location polynomial based on the syndrome values. The Ziehen search block calculates the position of the error on the basis of the error location polynomial. The error correction block outputs the corrected code word by correcting the error of the received code word on the basis of the position of the error. The key-equation solver generates immediately the error position polynomial without running the calculation if one error exists in the received code word.
Abstract:
PURPOSE: A BCH decoder, a memory system including the same and a decoding method are provided to reduce complexity of hardware without increasing a critical delay of hardware. CONSTITUTION: A decoder(10) includes a syndrome calculation block(100), a key equation solver(210), a Chien search block(220) and an error correction block(230). The syndrome calculation block generates syndrome values from a received code word. The key equation solver generates an error position polynomial based on the syndrome values. The Chien search block calculates an error position based on the error position polynomial. The error correction block corrects an error of the received code word based on the error position and outputs the corrected code word.
Abstract:
본 발명은 일정한 크기의 기공을 가지는 탄소나노튜브 분리막 및 그 제조방법에 관한 것으로, 보다 상세하게는 블록 공중합체 나노템플릿(nanotemplate)에 증착각도를 조절하여 금속촉매 어레이를 증착한 후, 열처리 및 화학적 기상증착법(PECVD)에 의해 성장시키고, 성장된 탄소나노튜브 사이를 폴리머로 충진시킨 뒤에 탄소나노튜브 위, 아래를 에칭시키는 것을 특징으로 하는, 일정한 크기의 기공을 가지는 탄소나노튜브 분리막 및 그 제조방법에 관한 것이다.
Abstract:
PURPOSE: A reed-solomon decoder, a memory system thereof and a decoding method thereof are provided to reduce complexity of hardware by sharing substructures unnecessarily overlapping from a reed-solomon decoder. CONSTITUTION: A syndrome computation block(100) generates the values of syndrome from received code word. A key-Equation Solver(210) generates a polynomial expression of error value and a polynomial expression of error location based on values of the syndrome. A chien search and pony block(220) calculate error locations and error values based on error locator polynomial expression and error value polynomial expression. An error correction block(230) outputs corrected cord word based on the error location and the error value. The syndrome value block generates the syndrome values using one matrix product.