연접 비씨에이치 인코딩 회로, 이를 포함하는 스토리지 디바이스 및 스토리지 시스템
    1.
    发明授权
    연접 비씨에이치 인코딩 회로, 이를 포함하는 스토리지 디바이스 및 스토리지 시스템 有权
    串联BCH编码电路,存储设备和存储系统包括相同

    公开(公告)号:KR101433672B1

    公开(公告)日:2014-09-23

    申请号:KR1020120143289

    申请日:2012-12-11

    Abstract: 연접 비씨에이치 인코딩 회로는 로우 인코더, 칼럼 인코더 및 패리티 선입 선출 버퍼를 포함한다. 상기 로우 인코더는 하나의 페이지를 구성하는 복수의 데이터 블록들에 대하여 로우 방향으로 제1 인코딩을 수행하여 제1 패리티들을 병렬로 생성한다. 상기 칼럼 인코더는 상기 데이터 블록들에 대한 상기 제1 인코딩이 수행되는 동안 상기 데이터 블록들 각각에 대한 제2 인코딩을 수행하여 칼럼 방향의 부분 패리티들을 생성한다. 상기 패리티 선입선출 버퍼는 상기 부분 패리티들을 저장한다. 상기 칼럼 인코더는 상기 패리티 선입선출 버퍼에 저장된 부분 패리티들을 이용하여 상기 복수의 데이터 블록들에 대한 한번의 독출로 상기 복수의 데이터 블록들에 대하여 칼럼 방향으로 상기 제2 인코딩을 수행하여 제2 패리티들을 생성한다.

    절대값 비교를 이용한 이진 위상편이변조 복조 장치 및 그 방법, 수신 장치 및 그 방법
    2.
    发明授权

    公开(公告)号:KR101022419B1

    公开(公告)日:2011-03-15

    申请号:KR1020090009054

    申请日:2009-02-04

    Inventor: 박인철 이영주

    Abstract: 복잡도와 전력 소비의 감소를 위하여 수신 신호 처리부, 절대값 비교부 및 복조부를 포함하는 BPSK 복조 장치가 개시된다. 수신 신호 처리부는 입력 신호를 수신하여 제1 저역 신호 및 제2 저역 신호로 제공한다. 절대값 비교부는 제1 및 제2 저역 신호의 절대값의 크기에 기초한 논리 레벨을 가지는 비교 신호를 제공한다. 복조부는 제1 및 제2 저역 신호를 각각 디지털 변환하고 비교 신호의 논리 레벨에 따라 디지털 변환된 제1 변환 신호 및 제2 변환 신호 중 어느 하나를 제1 복조 신호로 출력한다.

    절대값 비교를 이용한 이진 위상편이변조 복조 장치 및 그 방법, 수신 장치 및 그 방법
    3.
    发明公开

    公开(公告)号:KR1020100089697A

    公开(公告)日:2010-08-12

    申请号:KR1020090009054

    申请日:2009-02-04

    Inventor: 박인철 이영주

    CPC classification number: H04L27/22 H03D3/02 H03D2200/0031 H03D2200/007

    Abstract: PURPOSE: A binary-phase shift-keying(BPSK) demodulating apparatus, a method of the same, a receiving apparatus including the same, and a method for the receiving apparatus are provided to reduce the complexity and the power consumption of the BPSK demodulating apparatus. CONSTITUTION: A received signal processing unit(210) receives an inputted signal and provides a first low-band signal and a second low-band signal. An absolute value comparing unit(230) provides a comparison signal. The comparison signal has a logical level. The logical level is based on the size of the absolute value of the first low-band signal and the second low-band signal. A demodulating unit(250) digital-converts the first low-band signal and the second low-band signal. The demodulating unit outputs either of a first converting signal and a second converting signal into a first demodulating signal.

    Abstract translation: 目的:提供二相移相键控(BPSK)解调装置,其方法,包括该方法的接收装置及其方法,以降低BPSK解调装置的复杂度和功耗 。 构成:接收信号处理单元(210)接收输入信号并提供第一低频带信号和第二低频带信号。 绝对值比较单元(230)提供比较信号。 比较信号具有逻辑电平。 逻辑电平基于第一低频带信号和第二低频信号的绝对值的大小。 解调单元(250)对第一低频带信号和第二低频信号进行数字转换。 解调单元将第一转换信号和第二转换信号中的任一个输出为第一解调信号。

    딜레이 액세스 지원 장치, 딜레이 액세스 지원 방법 및딜레이 액세스를 지원하는 소리 합성 장치
    4.
    发明公开
    딜레이 액세스 지원 장치, 딜레이 액세스 지원 방법 및딜레이 액세스를 지원하는 소리 합성 장치 失效
    支持延迟访问的设备,支持延迟访问的方法和支持延迟访问的合成设备

    公开(公告)号:KR1020090131496A

    公开(公告)日:2009-12-29

    申请号:KR1020080057404

    申请日:2008-06-18

    Abstract: PURPOSE: A delay access supporting device, a delay access supporting method and a sound synthesizing device for supporting delay access are provided to insert one command only, which designates delay time, into an access request which demands simple delay, so that a master device can access a slave device after delay as much as standby time designated in a timer. CONSTITUTION: A master device(110) transmits an access request signal. The master device activates the access request signal. The master device receives a preparation signal for controlling an access operation corresponding to a first access request operation. A slave device(120) includes a timer(130). The timer designates standby time which is more than a reference value. When the value of the standby time is the reference value after the access request signal is activated, the slave device activates the preparation signal.

    Abstract translation: 目的:提供一种用于支持延迟访问的延迟访问支持装置,延迟访问支持方法和声音合成装置,用于将一个指定延迟时间的命令插入到需要简单延迟的访问请求中,使得主设备可以 在定时器指定的待机时间延迟之后访问从设备。 构成:主设备(110)发送接入请求信号。 主设备激活访问请求信号。 主设备接收用于控制对应于第一接入请求操作的接入操作的准备信号。 从设备(120)包括定时器(130)。 定时器指定大于参考值的待机时间。 当待机时间的值是访问请求信号激活后的参考值时,从设备激活准备信号。

    디코딩 방법 및 이를 포함하는 메모리 시스템의 동작 방법
    5.
    发明授权
    디코딩 방법 및 이를 포함하는 메모리 시스템의 동작 방법 有权
    解码方法和操作包括其的记忆系统的方法

    公开(公告)号:KR101482684B1

    公开(公告)日:2015-01-16

    申请号:KR1020130122578

    申请日:2013-10-15

    CPC classification number: H03M13/1105 H03M13/152 H03M13/6502 H04L1/0053

    Abstract: 디코딩 방법은 디코더의 내부 메모리에 포함되는 패리티 체크 매트릭스의 일부를 서브 매트릭스로서 선택하는 단계, 상기 서브 매트릭스에 기초하여 코드 워드를 디코딩하고 결과 코드 워드를 생성하는 단계 및 상기 결과 코드 워드, 상기 서브 매트릭스 및 디코딩 수행 횟수에 기초하여 상기 디코딩의 결과를 디코딩 성공, 디코딩 실패 및 디코딩 재수행 중 하나로 판단하는 단계를 포함한다. 디코딩 방법은 패리티 체크 매트릭스 중 일부인 서브 매트릭스를 사용함으로써 디코더 내부 메모리의 액세스 횟수를 줄이고 디코딩 과정에서 소모되는 전력을 줄일 수 있다.

    Abstract translation: 公开了一种操作包括该方法的存储系统的解码方法和方法。 解码方法包括以下步骤:将包括在解码器的存储器中的奇偶校验矩阵的一部分选择为子矩阵; 在基于子矩阵解码代码区之后创建结果代码字; 以及基于所得到的代码字,子矩阵和执行解码的次数将解码结果确定为解码成功,解码失败和解码重新执行之一。 根据解码方法,使用作为奇偶校验矩阵的一部分的子矩阵,从而减少了解码器中访问存储器的次数,并降低了解码处理中的功耗。

    비씨에이치 디코더, 이를 포함하는 메모리 시스템 및 디코딩 방법
    6.
    发明公开
    비씨에이치 디코더, 이를 포함하는 메모리 시스템 및 디코딩 방법 无效
    BCH解码器,具有相同功能的存储器系统和解码方法

    公开(公告)号:KR1020140074600A

    公开(公告)日:2014-06-18

    申请号:KR1020120142739

    申请日:2012-12-10

    CPC classification number: H03M13/1575 H03M13/1545 H04L1/0053

    Abstract: A BCH decoder contains a syndrome calculation block, a key-equation solver, a Ziehen search block, and an error correction block. The syndrome calculation block generates syndrome values from a received code word. The key-equation solver generates an error location polynomial based on the syndrome values. The Ziehen search block calculates the position of the error on the basis of the error location polynomial. The error correction block outputs the corrected code word by correcting the error of the received code word on the basis of the position of the error. The key-equation solver generates immediately the error position polynomial without running the calculation if one error exists in the received code word.

    Abstract translation: BCH解码器包含校正子计算块,密钥方程求解器,Ziehen搜索块和纠错块。 校正子计算块从接收到的代码字生成校正子值。 关键方程求解器基于综合征值生成误差位置多项式。 Ziehen搜索块根据误差位置多项式计算误差的位置。 误差校正块通过基于误差的位置校正接收到的代码字的误差来输出校正的代码字。 密钥方程求解器立即生成错误位置多项式,而不会在接收的代码字中存在一个错误的情况下运行计算。

    비씨에이치 디코더, 이를 포함하는 메모리 시스템 및 디코딩 방법
    7.
    发明授权
    비씨에이치 디코더, 이를 포함하는 메모리 시스템 및 디코딩 방법 有权
    BCH解码器,具有相同功能的存储器系统和解码方法

    公开(公告)号:KR101267958B1

    公开(公告)日:2013-05-27

    申请号:KR1020110143054

    申请日:2011-12-27

    Abstract: PURPOSE: A BCH decoder, a memory system including the same and a decoding method are provided to reduce complexity of hardware without increasing a critical delay of hardware. CONSTITUTION: A decoder(10) includes a syndrome calculation block(100), a key equation solver(210), a Chien search block(220) and an error correction block(230). The syndrome calculation block generates syndrome values from a received code word. The key equation solver generates an error position polynomial based on the syndrome values. The Chien search block calculates an error position based on the error position polynomial. The error correction block corrects an error of the received code word based on the error position and outputs the corrected code word.

    Abstract translation: 目的:提供BCH解码器,包括其的存储器系统和解码方法,以降低硬件的复杂度,而不增加硬件的临界延迟。 构成:解码器(10)包括校正子计算块(100),密钥方程求解器(210),Chien搜索块(220)和纠错块(230)。 校正子计算块从接收到的代码字生成校正子值。 关键方程求解器基于综合征值生成错误位置多项式。 Chien搜索块根据错误位置多项式计算错误位置。 错误校正块基于错误位置校正接收到的代码字的错误,并输出校正的代码字。

    최솟값 근사 방법
    9.
    发明公开
    최솟값 근사 방법 无效
    近似最小值的方法

    公开(公告)号:KR1020160072440A

    公开(公告)日:2016-06-23

    申请号:KR1020140180043

    申请日:2014-12-15

    CPC classification number: H03M13/11 H03M13/1102 H03M13/1105

    Abstract: 최솟값근사방법에서는후보군추출부가입력데이터값들을복수의비교기들에제공하여복수의비교기들의각각에입력되는입력데이터값들중 가장작은입력데이터값들에해당하는최솟값후보군데이터값들을제공한다. 최솟값생성부가최솟값후보군데이터값들을비교하여최솟값후보군데이터값들중 가장작은제1 최솟값및 두번째로작은제2 최솟값을출력한다. 본발명의실시예들에따른최솟값근사방법은 LDPC 복호화기에포함되는최솟값을찾는하드웨어의복잡도를감소시킴으로써 LDPC 복호화기를포함하는시스템의복잡도를감소시킬수 있다.

    Abstract translation: 本发明涉及一种用于近似最小值的方法,包括:候选组提取单元,向比较器提供输入数据值,以提供对应于分别输入到比较器的输入数据值中的最小输入数据值的候选最小组数据值; 以及最小生成单元,将所述候选最小组数据值进行比较,以输出分别为所述候选最小组数据值中的最小值和所述第二最小值的第一最小值和第二最小值。 根据本发明的实施例,用于近似最小值的方法可以降低硬件的复杂度以找到包含在低密度奇偶校验(LDPC)解码器中的最小值,以便降低包括LDPC的系统的复杂度 解码器。

    리드-솔로몬 디코더, 이를 포함하는 메모리 시스템 및 디코딩 방법
    10.
    发明授权
    리드-솔로몬 디코더, 이를 포함하는 메모리 시스템 및 디코딩 방법 失效
    RS解码器,具有相同的存储器系统和解码方法

    公开(公告)号:KR101226439B1

    公开(公告)日:2013-01-25

    申请号:KR1020110143038

    申请日:2011-12-27

    CPC classification number: H03M13/1515 G06F11/08 G06F13/16 H03M13/6502

    Abstract: PURPOSE: A reed-solomon decoder, a memory system thereof and a decoding method thereof are provided to reduce complexity of hardware by sharing substructures unnecessarily overlapping from a reed-solomon decoder. CONSTITUTION: A syndrome computation block(100) generates the values of syndrome from received code word. A key-Equation Solver(210) generates a polynomial expression of error value and a polynomial expression of error location based on values of the syndrome. A chien search and pony block(220) calculate error locations and error values based on error locator polynomial expression and error value polynomial expression. An error correction block(230) outputs corrected cord word based on the error location and the error value. The syndrome value block generates the syndrome values using one matrix product.

    Abstract translation: 目的:提供一种簧片独奏解码器,其存储器系统及其解码方法,以通过共享从簧片独奏解码器不必要地重叠的子结构来降低硬件的复杂性。 构成:校正子计算块(100)从接收到的代码字生成校正子的值。 密钥方程式求解器(210)基于综合征的值生成误差值的多项式表达式和误差位置的多项式表达式。 基于搜索和小马块(220),基于误差定位多项式表达式和误差值多项式表达式计算误差位置和误差值。 误差校正块(230)基于误差位置和误差值输出校正的线字。 综合征值块使用一个矩阵乘积产生综合征值。

Patent Agency Ranking