-
公开(公告)号:KR1020100067577A
公开(公告)日:2010-06-21
申请号:KR1020090022974
申请日:2009-03-18
Applicant: 한국전자통신연구원
CPC classification number: H04N19/40 , H04N19/159 , H04N19/395 , H04N19/625
Abstract: PURPOSE: A transcoder for changing a signal which is a DVC into a second image compression standard is provided to perform efficient transcoding by utilizing the data acquired in data obtaining in a process of being restored to the former state data compacted to DVC. CONSTITUTION: A movement data extractor(210) changes extracted motion data into motion data used in the second image compression standard. A preprocessing data converter(220) changes pre-processed data into a prediction frame type used in the second image compression standard. An intra data converter(230) changes an encoded intra frame into the intra frame type used in the second image compression standard.
Abstract translation: 目的:提供一种用于将作为DVC的信号变换为第二图像压缩标准的代码转换器,通过利用在恢复到压缩为DVC的前一状态数据的处理中获得的数据中获取的数据来执行有效的代码转换。 构成:移动数据提取器(210)将提取的运动数据改变为在第二图像压缩标准中使用的运动数据。 预处理数据转换器(220)将预处理数据改变为在第二图像压缩标准中使用的预测帧类型。 内部数据转换器(230)将经编码的帧内帧改变为在第二图像压缩标准中使用的帧内帧类型。
-
公开(公告)号:KR1020090061306A
公开(公告)日:2009-06-16
申请号:KR1020070128277
申请日:2007-12-11
Applicant: 한국전자통신연구원
IPC: H04N19/14
CPC classification number: H04N19/137 , H04N19/115 , H04N19/61
Abstract: A distributed video coding device having a coding rate control function and a method thereof are provided to simply predict a bit rate of a decoder without increasing a calculation quantity of an encoder, thereby conducting an ERC(Encoder Rate Control) function. An intra-frame encoder(200) receives and encodes a key frame, and outputs a bit stream of the encoded key frame. An ERC module(400) calculates a bit rate in accordance with motion complexity of the current WZ(Wyner-Ziv) frame by using correlation of the bit rate and the motion complexity. A turbo encoder(300) encodes the WZ frame at the calculated bit rate, and outputs the encoded WZ bit stream. An equal quantizer(100) equally quantizes the WZ frame, and provides the WZ frame to the turbo encoder.
Abstract translation: 提供具有编码率控制功能的分布式视频编码装置及其方法,以简单地预测解码器的比特率而不增加编码器的计算量,从而进行ERC(编码器速率控制)功能。 帧内编码器(200)接收并编码关键帧,并输出编码关键帧的比特流。 ERC模块(400)通过使用比特率和运动复杂度的相关来根据当前WZ(Wyner-Ziv)帧的运动复杂度来计算比特率。 turbo编码器(300)以所计算的比特率对WZ帧进行编码,并输出编码的WZ比特流。 相等的量化器(100)同样量化WZ帧,并向turbo编码器提供WZ帧。
-
公开(公告)号:KR100587971B1
公开(公告)日:2006-06-08
申请号:KR1020040031896
申请日:2004-05-06
Applicant: 한국전자통신연구원
IPC: G06F13/40
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은, 다층 버스 제어 장치에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, 데이터의 입출력을 위한 입출력 버스와 데이터의 전달을 위한 시스템 버스 및 프로그램의 전달을 위한 프로그램 버스를 분리하고 각 버스를 연결하는 버스연결부와 각 버스의 사용을 중재하는 버스중재기 및 각 모듈들을 제어하는 제어기를 통해 각 버스들이 독립적으로 동작하도록 제어하기 위한 다층 버스 제어 장치를 제공하는데 그 목적이 있음.
3. 발명의 해결방법의 요지
본 발명은, 다층 버스 제어 장치에 있어서, 데이터 전달을 위한 다수의 버스; 제어 수단의 제어에 따라 상기 다수의 버스를 상호 연결하기 위한 버스 연결 수단; 상기 각 버스의 사용권을 중재하여 각 버스들이 상호 독립적으로 동작하도록 하기 위한 버스 중재 수단; 상기 각 버스를 통해 전달되는 데이터를 처리하기 위한 데이터 처리 수단; 및 상기 버스 연결 수단이 상기 다수의 버스를 상호 연결하도록 제어하기 위한 상기 제어 수단을 포함한다.
4. 발명의 중요한 용도
본 발명은 시스템온칩 프로세서 등에 이용됨.
시스템온칩 프로세서, 다층 버스 구조, 버스 중재, 독립적 동작, 다층 버스 제어 장치-
公开(公告)号:KR100486938B1
公开(公告)日:2005-05-03
申请号:KR1020020026983
申请日:2002-05-16
Applicant: 한국전자통신연구원
IPC: G06K17/00
Abstract: 본 발명은 접촉형 및 비접촉형 단말기에 모두 사용할 수 있는 콤비형 집적회로(IC) 카드에 관한 것으로, 단말기에 카드를 접촉시키거나 근접시키면 단말기로부터 제공되는 클록신호를 입력받아 단말기의 유형을 감지하고, 감지된 결과에 따라 선택되는 신호 입출력부를 통해 신호의 교환이 이루어지도록 하므로써 단말기의 유형에 관계없이 집적회로(IC) 카드를 이용할 수 있도록 한다.
-
公开(公告)号:KR100478974B1
公开(公告)日:2005-03-25
申请号:KR1020020076202
申请日:2002-12-03
Applicant: 한국전자통신연구원
IPC: G06F7/52
CPC classification number: G06F7/724
Abstract: 본 발명은 암호화 알고리즘을 회로로 구현하는 데 이용되는 유한체 승산기에 관한 것으로, LFSR(Linear Feedback Shift Register) 구조를 갖는 유한체 승산기를 구현함에 있어 소비전력과 회로의 면적이 최소화되도록 한다. 본 발명의 유한체 승산기는 Galois Field에서 다항식 기저(polynomial basis)로 표현된 두 개의 데이터의 승산(multiplication) 결과를 기약다항식(irreducible polynomial)으로 모듈화(modulo)하는 연산기이다. LFSR 구조는 직렬 유한체 승산 구조로 배열(array) 구조 및 하이브리드(hybrid) 구조에 비하여 회로가 단순하고 적은 크기로 구현이 가능하기 때문에 제한된 크기와 소비전력을 요구하는 시스템에 적용하는 데 장점을 갖는다.
-
公开(公告)号:KR1020030082255A
公开(公告)日:2003-10-22
申请号:KR1020020020906
申请日:2002-04-17
Applicant: 한국전자통신연구원
IPC: G06F7/52
Abstract: PURPOSE: A finite field adder of an improved linear loop feedback shift register structure is provided to increase a process speed without increasing the number of registers. CONSTITUTION: The first input cells(ACELL0-ACELL(m/2)-1) shift at least two first input data by responding to one clock signal while shifting the first input data. The second input cells(BCELL0-BCELL(m/2)-1) shift at least two second input data by responding to one clock signal while shifting the second input data. Output registers(Z0-Zm-1) store the result data according to an output value from the first and the second input cells. The clock signal, inputted to the first and the second input cells, is the same clock signal.
Abstract translation: 目的:提供改进的线性环路反馈移位寄存器结构的有限域加法器,以增加处理速度,而不增加寄存器的数量。 构成:第一个输入单元(ACELL0-ACELL(m / 2)-1)通过响应一个时钟信号移位至少两个第一输入数据,同时移位第一个输入数据。 第二输入单元(BCELL0-BCELL(m / 2)-1)通过响应于一个时钟信号而移动至少两个第二输入数据,同时移位第二输入数据。 输出寄存器(Z0-Zm-1)根据第一和第二输入单元的输出值存储结果数据。 输入到第一和第二输入单元的时钟信号是相同的时钟信号。
-
公开(公告)号:KR1020030054756A
公开(公告)日:2003-07-02
申请号:KR1020010085163
申请日:2001-12-26
Applicant: 한국전자통신연구원
IPC: G06F7/58
Abstract: PURPOSE: A pseudo random number generation system and a method for the same are provided to input a seed value necessary for a random number generation or to store previously generated random numbers, and to generate random numbers by using the seed value or the stored random numbers so that it is difficult to predict the generated random numbers. CONSTITUTION: The system comprises a clock generator(2), a shift register(1), a seed value storage(4), and an operation controller(3). The clock generator(2) supplies the clock signals necessary for the random number generation. The shift register(1) generates the random numbers by changing the stored seed value according to the supplied clock signals, and outputs the random numbers to an external device. The seed value storage(4) stores an initial value and the random numbers output by the shift register(1), uses the stored random numbers as seed values, and supplies the seed values for the shift register(1). The operation controller(3) controls the operation of the clock generator(2), the shift register(1) and the seed value storage(4).
Abstract translation: 目的:提供伪随机数生成系统及其方法以输入随机数生成所必需的种子值或存储先前生成的随机数,并通过使用种子值或存储的随机数生成随机数 使得难以预测所生成的随机数。 构成:系统包括时钟发生器(2),移位寄存器(1),种子值存储器(4)和操作控制器(3)。 时钟发生器(2)提供随机数生成所需的时钟信号。 移位寄存器(1)通过根据提供的时钟信号改变存储的种子值来产生随机数,并将随机数输出到外部设备。 种子值存储器(4)存储初始值并且由移位寄存器(1)输出的随机数使用存储的随机数作为种子值,并且提供移位寄存器(1)的种子值。 操作控制器(3)控制时钟发生器(2),移位寄存器(1)和种子值存储器(4)的操作。
-
-
公开(公告)号:KR1020100050005A
公开(公告)日:2010-05-13
申请号:KR1020080109081
申请日:2008-11-04
Applicant: 한국전자통신연구원 , 전남대학교산학협력단
CPC classification number: G06T5/002 , G06T5/20 , G06T2207/20012 , G06T2207/20192
Abstract: PURPOSE: An anisotropy spreading method based on the directionality of an edge obtaining the image of the high quality and an apparatus thereof are provided to preserve the edge indicating the feature of an image and remove the noise. CONSTITUTION: A comparison unit(140) compares a predetermined threshold value and calculated strength value. If the intensity is greater than the critical value, an edge maintaining unit(150) presently decides the current pixel of the image. A noise removing unit(160) decides the intensity pixel of image with the domain which is not edge.
Abstract translation: 目的:提供基于获得高质量图像的边缘的方向性的各向异性扩展方法及其装置来保留指示图像的特征的边缘并消除噪声。 构成:比较单元(140)比较预定阈值和计算强度值。 如果强度大于临界值,则边缘保持单元(150)当前决定图像的当前像素。 噪声去除单元(160)以不是边缘的域来决定图像的强度像素。
-
公开(公告)号:KR1020060071075A
公开(公告)日:2006-06-26
申请号:KR1020050029718
申请日:2005-04-09
Applicant: 한국전자통신연구원
IPC: G06F13/14 , H04N21/234
Abstract: 온-칩 네트워크를 구비한 동영상 인코딩 장치 및 그 설계 방법이 개시된다. 본 발명에 따른 동영상 인코딩 장치는 마스터 모듈과 슬레이브 모듈 사이의 복수 채널을 제공하는 크로스바 스위치, 마스터 모듈과 크로스바 스위치를 연결하는 마스터 네트워크 인터페이스 및 슬레이브 모듈과 크로스바 스위치를 연결하는 슬레이브 네트워크 인터페이스를 포함한다. 본 발명에 의하면, 클러스터 분리에 의해 병렬 처리의 수를 증가시켜 데이터 대역폭을 향상시키고 시스템 전체의 성능을 향상시킬 수 있다.
-
-
-
-
-
-
-
-
-