Abstract:
A burst mode receiver for generating a on-chip reset signal and a burst mode receiving method are provided to generate the on-chip reset signal without a separate apparatus such as a bottom-hold circuit to obtain a quick response without supplying the reset signal to the outside, thereby applying the on-chip reset signal to an EPON(Ethernet Passive Optical Network) ideally. A burst mode receiver includes a burst mode receiving unit and a control unit. The burst mode receiving unit comprises a photo detector(10), a dummy TIA(Trans Impedance Amplifier)(12), a single-to-differential converter(13), a differential amplifier(14). The control unit comprises an AGC(Auto Gain Control) control unit(15), first and second LPFs(Low Pass Filters)(16,17), a differential quantizer(18), a logic control unit(19). The photo detector converts an input optical signal into a current signal. The core TIA amplifies a current outputted in a photo diode and converts the amplified current into a voltage. The single-to-differential converter compares a single terminal output voltage outputted by a core TIA(11) with a bias voltage generated by the dummy TIA to convert signal terminal output into differential output of which the phase is contrary to that of the bias voltage from the dummy TIA. The differential amplifier provides the amplification and output impedance matching of the differential output of the signal-to-differential converter and performs offset correction as necessary. The AGC control unit detects the voltage of the output terminal of the single-to-differential converter and outputs a digital control signal for AGC. The LPFs output substantial DC(Direct Current) values for the voltage swings of node 3 and node 4. The differential quantizer quantizes a difference between voltage outputted from the LPFs and outputs the difference as a digital value, and outputs a reset_enable signal in the falling edge of a burst signal with high power. The logic control unit generates an AGC signal from the output of the AGC control unit and outputs the AGC signal to the core TIA to control the gain of the core TIA.
Abstract:
본 발명은 TDMA 기반 수동 광가입자망을 위한 효율적인 동적 대역폭 할당 장치 및 방법에 관한 것이다. 본 발명에 따른 PON에서 OLT와 연결된 T-CONT 타입의 클래스 큐들을 포함하는 다수의 ONU들의 상향 데이터전송을 위한 동적 대역폭을 할당하는 장치에 있어서, T-CONT 타입별 대역 할당 주기 및 할당 가능한 대역 양 정보가 저장되는 클래스큐정보저장부와, 클래스큐정보저장부로부터 수신된 T-CONT 타입별 대역 할당 주기와 할당 가능한 대역 양을 체크 및 결정하는 할당 검사 테이블부와, 클래스큐정보저장부와 할당 검사 테이블부로부터 T-CONT 타입별로 정의된 정보를 참조하여 T-CONT 타입들의 대역을 상향 대역폭으로 할당하되, 할당되고 남는 상향 대역폭을 T-CONT 타입별로 재할당하여 상향 대역폭을 조정하는 대역 할당부를 포함하는 것을 특징으로 한다. 수동 광가입자망, 동적 대역폭 할당, DBA, PON
Abstract:
본 발명은 버스트 모드 수신기 및 타이밍 제어 방법에 관한 것이다. 버스트 모드 광 신호를 수신하는 수신기는 단일 전류 정보 신호를 입력 받아 단일 전압 신호로 변환하는 전치 증폭부, 전치 증폭부에서 출력된 단일 전압 신호를 차등 정보 신호로 변환하는 차등 신호 변환부, 차등 정보 신호의 자동 옵셋을 조절하고 증폭하는 후치 증폭부를 포함한다. 또한, 단일 전압 신호의 세기를 감지하여, 전치 증폭부의 이득 값을 제어하기 위한 이득 제어 컨트롤 신호를 생성하는 이득 조절부, 차등 정보 신호를 입력 받아 버스트 패킷들을 감지하여, 각 버스트 패킷의 시작 타이밍에 대한 버스트 감지 신호를 생성하는 버스트 탐지부를 포함한다. 수신기, 타이밍 제어, 버스트 모드, 수동형 광 네트워크
Abstract:
An apparatus and a method efficient dynamic bandwidth allocation for a TDMA based passive optical network are provided to reduce a delay problem by allocating remaining uplink bandwidths to all ONUs(Optical network Units) evenly. A class queue information storage(100) stores a band allocation period for each T-CONT type as well as band amount information. An allocation check table unit(200) checks the received band allocation period received from the class queue information storage. The amount of a band which can be allocated is determined according to the checked period for band allocation. A band allocator(300) re-allocates the remaining uplink bandwidth for each T-CONT type.
Abstract:
PURPOSE: A burst mode receiver and a timing control method thereof are provided to perform differential conversion of burst packets having wide area input strength in the quick and exact timing. CONSTITUTION: A differential signal converter(200) converts the single voltage signal of a transimpedance amplifier(100) into a differential information signal. A gain controller(400) creates a gain control signal for the control of the gain value of the transimpedance amplifier. A burst detection unit(500) creates a burst sensing signal for the start timing of each burst packet. A controller(600) creates a control signal through an external MAC reset signal, the gain control signal, and the burst sensing signal.
Abstract:
기가비트 수동형 광 네트워크(Gigabit Passive Optical Network, GPON)의 광 회선 단말(Optical Line Terminal, OLT)에서 상향 버스트모드 데이터 비트의 중앙에 클록을 동기화하기 위한 클록 위상 정렬 장치가 개시된다. 클록 위상 정렬 장치는 버스트모드 패킷 데이터들의 오버헤드 구간 동안에 클록과 데이터의 위상을 오버샘플링과 디지털 방식으로 효율적으로 정렬하기 위한 장치로, 버스트모드 데이터 신호를 고속 연속모드 아날로그회로를 통하여 오버샘플링하고, 병렬변환기를 통하여 저속 병렬 변환된 신호들을 논리회로 소자 내에서 샘플링 패턴들에 대한 디지털 룩업(Look-up) 방식으로 버스트모드 프리엠블 타이밍 내의 제한된 특정 비트스트림 동안에 데이터와 클록의 위상정렬을 가능하게 한다.
Abstract:
기가비트 수동형 광 네트워크용 버스트 모드 수신기가 개시된다. 본 발명의 버스트 모드 수신기는, 전치 증폭기; 상기 전치 증폭기와 단일로 집적된 후치 증폭기; 및 단일의 외부 리셋 입력단으로부터 입력되는 외부 리셋 신호를 이용하여 상기 전치 증폭기 및 후치 증폭기의 동작을 제어하는 동작 제어부;를 포함한다. 이에 의해 전치 증폭기와 후치 증폭기가 집적화된 기가비트 수동형 광 네트워크용 버스트 모드 수신기의 구현이 가능하다.
Abstract:
PURPOSE: A clock phase aligner for burst-mode data is provided to effectively align a phase of a clock signal with a phase of data during an overhead period of burst mode packet data through an over-sampling scheme and a digital scheme. CONSTITUTION: An over-sampling unit(211) performs an over-sampling on burst mode data input from a burst mode optical receiver(200) in a manner to convert(1) bit of data having an L bit-rate into M-bits of data having an interval of 1/M such that high-bit signals having M phase information and M*L bit-rate are obtained. A parallel conversion unit(212) converts the high speed continuous signals into low-speed parallel signals at a ratio of 1 to N (N>M). A parallel phase alignment unit(221) arranges bit streams of low-speed parallel signals having a ratio of 1 to N within a clock period into M groups (for example, M=4). When arranging the bit streams, if an additional parallel conversion is necessary, the signals, which have been converted at a ratio of 1 to N, are converted through a 1:P parallel conversion unit serving as a supplementary parallel conversion unit to obtain parallel signals having a further lower speed of N*P. A phase determination unit(222) determines an optimum phase based on patterns of N pieces of parallel data within a clock period. The clock phase arranging apparatus is provided with a pattern look-up table having phase selection information corresponding to each data pattern. A controller(224) controls an operation timing of the phase determination unit based on a burst timing control signal(250) transmitted from an MAC(Medium Access Control)(240) or a burst monitoring signal(260) transmitted from the burst mode optical receiver such that the operation timing matches a start of a CLK lock field.
Abstract:
온칩 리셋 신호를 생성하는 버스트 모드 수신기 및 버스트 모드 수신 방법이 개시된다. 본 발명의 버스트 모드 수신기는 입력 버스트 신호를 증폭하고, 증폭된 신호를 차동 신호로 변환하는 버스트 모드 수신부; 및 입력 버스트 신호가 기준 파워 이상이면 차동 신호간 차를 이용하여 리셋 신호를 생성하고, 생성된 리셋 신호를 이용하여 내부를 리셋하는 제어부를 포함함을 특징으로 한다. 온칩 리셋 신호, 버스트 신호, 버스트 모드 수신기, 차동 신호
Abstract:
PURPOSE: A burst mode optical receiver for OLT based on GPON integrated by the preamplifier and post-amplifier is provided to offer the efficient control plan using the external reset signal and to satisfy the upstream overhead requirements in the GPON(Gigabit Passive Optical Network) standard. CONSTITUTION: A preamplifier(200) and post-amplifier(300) are integrated into one. A operation control unit(400) uses the external reset signal inputted from the single outside reset input end to control the operation of post-amplifier and preamplifier. The preamplifier comprises an exciter, a gain control system controlling the amplifying gain and a gradation transform unit changing the output-voltage signal of exciter gradation. The preamplifier converts and amplifies the current signal from the burst mode optical signal into the voltage signal. The post-amplifier includes a back-end amplifier and a buffer.