커패시터형 전압분배기 회로

    公开(公告)号:KR1019950022162A

    公开(公告)日:1995-07-28

    申请号:KR1019930026315

    申请日:1993-12-03

    Abstract: 본 발명은 커패시터형 전압분배기회로에 관한 것으로서, 종래의 저항방식 전압분배회로에서 여러개의 저항이 연결됨으로써 원하지 않는 전력이 소비되고, 큰 저항을 사용할 때 집적회로내에서의 면적이 커진다는 문제점을 해결하기 위하여 소정의 클력시간에서 소정의 트랜지스터들이 도통되어 하나 이상의 커패시터에 의해서 분배되어 소정의 전압을 얻으므로써 저전력 및 고정밀의 전압분배회로를 얻을 수 있다.

    비교기 회로
    4.
    发明授权
    비교기 회로 失效
    比较电路

    公开(公告)号:KR1019960005196B1

    公开(公告)日:1996-04-22

    申请号:KR1019930026314

    申请日:1993-12-03

    Abstract: The comparator circuit for low power-consumption comprises: a 1st TR and a 2nd TR for converting the 1st and the 2nd input voltage signal into a 1st and a 2nd current signal respectively; a 3rd TR and a 4th TR for switching and not transmitting the operation of the first and the second input voltage signal into a 1st and 2nd output stage by cutting off respectively the flow of the 1st and 2nd current signal; a 5th and a 6th TR for determining respectively a logic level of the 1st and the 2nd input voltage signals by amplifying the 1st and the 2nd current signals converted from the 1st TR and the 2nd TR according to the 1st and the 2nd input voltage signals, and having forward feedback structure; a 7th and 8th TR for maintaining constant level state of voltage respectively of the 1st and the 2nd output stage where the 5th and the 6th TR don't latch operation according to the logic level respectively from the 5th and the 6th TR; and a 9th and a 10th TR for feedbacking not to flow into the ground a current of steady state by constant level state current feedback of the 1st and the 2nd output port respectively maintained by the 7th and the 8th TR.

    Abstract translation: 用于低功耗的比较器电路包括:第一TR和第二TR,用于分别将第一和第二输入电压信号转换为第一和第二电流信号; 第三TR和第四TR,用于切换并且不通过分别切断第一和第二电流信号的流动而将第一和第二输入电压信号的操作传送到第一和第二输出级; 第五和第六TR,用于通过根据第一和第二输入电压信号放大从第一TR和第二TR转换的第一和第二电流信号来分别确定第一和第二输入电压信号的逻辑电平, 并具有前向反馈结构; 第七和第八TR,分别保持第一和第二输出级的恒定电平状态,其中第五和第六TR不分别根据第五和第六TR的逻辑电平锁存操作; 以及分别由第7和第8 TR保持的第1输出端口和第2输出端口的恒定电平状态电流反馈来反馈不流入地电平稳态的第9和第10 TR。

    커패시터형 전압분배기 회로
    5.
    发明授权
    커패시터형 전압분배기 회로 失效
    电容器型分压器电路

    公开(公告)号:KR1019950010763B1

    公开(公告)日:1995-09-22

    申请号:KR1019930026315

    申请日:1993-12-03

    CPC classification number: H03M1/361 Y10T307/826

    Abstract: The circuit consists of two or more switching parts which operate based on predetermined block signal. Each switching part is provided with voltage distribution capacitors. Three reference voltage sources are connected to respective switching parts and the reference voltages are distributed by the capacitors. The output voltage is expressed by Vri=(VR*Ci2+VSS*Ci1)/(Ci2+Ci2), where C1 and C2 are capacitance values of the first and second capacitors respectively. An exact refernce voltage level is provided, a power consumption is reduced, and a switching noise is prevented.

    Abstract translation: 该电路由基于预定块信号操作的两个或更多个开关部分组成。 每个开关部分都配有电压分配电容器。 三个参考电压源连接到相应的开关部分,参考电压由电容器分配。 输出电压由Vri =(VR * Ci2 + VSS * Ci1)/(Ci2 + Ci2)表示,其中C1和C2分别是第一和第二电容器的电容值。 提供精确的参考电压电平,降低功耗,并且防止开关噪声。

    비교기 회로
    6.
    发明公开

    公开(公告)号:KR1019950022092A

    公开(公告)日:1995-07-26

    申请号:KR1019930026314

    申请日:1993-12-03

    Abstract: 본 발명은 휴대용 기기 등과 같이 전력소비를 최소화 시키려는 장치에 적용할 수 있는 초 저소비전력의 비교기를 제공하는 것에 목적이 있는 것으로, 본 발명의 회로는 입력전압신호들(V1,V2)을 전류신호들로 변환하는 역할을 하는 두개의 트랜지스터(1101,1102)와, 래치동작이 수행될 때(즉, 래치신호(L
    A )가 하이레벨일 때)에는 도통 상태로 되어 상기 전류신호들이 출력단(1124,1125)에 전달되게 하는 스위치용 트랜지스터(1103,1104)와, 이 트랜지스터들(1103,1104)와 직렬로 연결되고 정궤환구조를 이루며 제1의 전원(V
    DD )으로 부터 각각 제공되는 신호들을 증폭하여 비교대상 입력신호의 논리레벨을 결정하는 트랜지스터들(1105,1106)과, 상기 트랜지스터들(1105,1106)과 병렬로 각각 연결되고 래치 동작이 수행되지 않을 때 상기 출력단(1124,1125)각각이 하이레벨을 유지 도록 하는 트랜지스터들(1107,1108)과, 상기 출려단 1124 및 1125 각각의 전위에 따라서 상기 트랜지스터 1105와 1106 각각의 제어단자로 각각 공급되는 전위가 상기 입력신호 V1 및 V2 각각의 전위 또는 접지 전위(V
    SS )와 동일하도록 하여 상기 트랜지스터 1105 및 1106을 부도통시킴으로써 소비전류가 0이 되게 하는 트랜지스터들(1109,1110,1151,1152)를 포함한다.

Patent Agency Ranking