Method and apparatus for dynamic power management in a processor system

    公开(公告)号:AU2004239644B2

    公开(公告)日:2007-11-01

    申请号:AU2004239644

    申请日:2004-04-21

    Applicant: APPLE INC

    Abstract: A dynamic power management system includes an operating system (OS) that causes a processor to operate in one of multiple run states that have different performance and/or power dissipation levels. The OS selects the run state in response to processor information (e.g., processor load) being monitored by the OS. The OS can predict future states of the processor information based on sampled processor information. The OS can take an average of the predicted and actual samples for comparison with a threshold to select a run state. The OS can track the number of consecutive saturated samples that occur during a selected window of samples. The OS can predict future processor information samples based on the number of consecutive saturated samples.

    TRANSICIONES DE ESTADO DE RENDIMIENTO AUTOMATICO DE HARDWARE EN EL SISTEMA EN EVENTOS DE REPOSO Y ACTIVACION DEL PROCESADOR.

    公开(公告)号:MX2012011619A

    公开(公告)日:2012-11-30

    申请号:MX2012011619

    申请日:2011-04-06

    Applicant: APPLE INC

    Abstract: En una modalidad, una unidad de administración de energía (PMU) puede transitar automáticamente (en el hardware) los estados de rendimiento de uno o más dominios de rendimiento en un sistema. Los estados de rendimiento objetivo a los cuales los dominios de rendimiento deben transitar pueden ser programables en la PMU por el software, y el software puede indicar a la PMU que un procesador en el sistema debe entrar al estado de reposo. La PMU puede controlar la transición de los dominios de rendimiento a los estados de rendimiento objetivo, y puede ocasionar que el procesador entre al estado de reposo. En una modalidad, la PMU puede ser programable con un segundo conjunto de estados de rendimiento objetivo a los cuales los dominios de rendimiento deben transitar cuando el procesador sale del estado de reposo. La PMU puede controlar la transición de los dominios de rendimiento a los segundos estados de rendimiento objetivo, y ocasionar que el procesador salga del estado de reposo.

Patent Agency Ranking