Abstract:
A digital delta-sigma modulator including a signal input for receiving N-bit digital samples, digital filter means connected to the signal input for performing add/subtract and integration operations using redundant arithmetic encoding to give filtered digital samples, and quantization means for performing a non-exact quantization operation to give n-bit output digital samples, where n is less than N. The input of the quantization means is connected within the digital filter means.
Abstract:
A superheterodyne circuit includes at least one reception input, at least one production output wherefrom can be produced a baseband signal and at least one band-pass filter for channel selection interposed in the signal path between the input and the output. The filter is adapted to be connected to elements for measuring a characteristic frequency of signal passage in the filter, controllable shifting elements for frequency shift are arranged in the signal path, and control elements are provided, connected to the measuring elements and controlling the shifting elements with a supplementary signal, which compensates the difference of the measured characteristic frequency relative to a prescribed characteristic frequency value of the filter passage and whereof the frequency is determined based on the position of the path of the shifting elements relative to the filter.
Abstract:
A superheterodyne circuit includes at least one reception input, at least one production output wherefrom can be produced a baseband signal and at least one band-pass filter for channel selection interposed in the signal path between the input and the output. The filter is adapted to be connected to elements for measuring a characteristic frequency of signal passage in the filter, controllable shifting elements for frequency shift are arranged in the signal path, and control elements are provided, connected to the measuring elements and controlling the shifting elements with a supplementary signal, which compensates the difference of the measured characteristic frequency relative to a prescribed characteristic frequency value of the filter passage and whereof the frequency is determined based on the position of the path of the shifting elements relative to the filter.
Abstract:
Le procédé de conversion analogique/numérique du type logarithmique d'un signal analogique d'entrée comprend une amplification logarithmique à compression progressive (MAL) du signal d'entrée (Vin) délivrant une séquence de plusieurs signaux analogiques secondaires (Vi), l'évolution des valeurs de certains au moins des signaux secondaires en fonction des valeurs du signal analogique d'entrée comportant des zones (Zi) correspondant à une évolution linéaire des signaux secondaires en fonction de celle du signal d'entrée exprimée dans une échelle logarithmique, une comparaison (CMP) de certains au moins des signaux secondaires de ladite séquence avec un signal de référence commun (Vref) dont la valeur se situe dans chacune desdites zones, fournissant une information de code thermométrique (IDTC), et une élaboration d'un premier mot numérique (MN1) à partir de l'information de code thermo métrique.
Abstract:
The method involves generating a filtered sampled signal (SF) according to a redundant arithmetic coding e.g. borrow-save coding. An output signal (Y) sampled on n bits is generated by using non-exact quantization. The generation of the output signal is anticipated, where the generation of the output signal is parallely carried out at the final elementary processing of the generation of the filtered sampled signal. An independent claim is also included for a digital delta-sigma modulator comprising a digital filtering unit.
Abstract:
Un circuit de filtrage en treillis accordable comportant une première et une seconde entrée (in1, in2) et une première et seconde sortie (o1, o2). Le circuit comporte deux branches séries (respectivement 10, 20) et deux branches parallèles (30, 40). Les première et seconde branches séries comportent un circuit résonant (CRR) présentant une première fréquence de résonance série tandis que les troisième et quatrième branches parallèles présentent une seconde fréquence de résonance série de valeur plus basse que la première fréquence de résonance série. Les première et seconde fréquences de résonances séries sont réglables au moyen d'une grandeur analogique de commande (Vc) ;Le circuit de filtrage est caractérisé en ce qu'il comporte une boucle d'asservissement de ladite grandeur analogique basée sur un critère d'égalité entre les modules des impédances Zs et Zp.