METHOD, APPARATUS AND PROGRAM STORAGE DEVICE FOR PROVIDING STATUS FROM A HOST BUS ADAPTER
    2.
    发明申请
    METHOD, APPARATUS AND PROGRAM STORAGE DEVICE FOR PROVIDING STATUS FROM A HOST BUS ADAPTER 审中-公开
    方法,用于从主机总线适配器提供状态的装置和程序存储装置

    公开(公告)号:WO2004102405A3

    公开(公告)日:2005-03-24

    申请号:PCT/GB2004001910

    申请日:2004-05-04

    CPC classification number: G06F13/385

    Abstract: A method, apparatus and program storage device for automatically presenting status from a host bus adapter until an error is detected is provided. The host bus adapter transmits data to a host. The host performs data transmission validation and determines whether data transmission was successful. The host bus adapter automatically sends status information when data transmission was successful, else the host bus adapter waits for status type identification from the host for transmission of data.

    Abstract translation: 提供一种用于自动呈现来自主机总线适配器的状态直到检测到错误的方法,装置和程序存储装置。 主机总线适配器向主机发送数据。 主机执行数据传输验证,并确定数据传输是否成功。 主机总线适配器在数据传输成功时自动发送状态信息,否则主机总线适配器等待来自主机的数据传输的状态类型识别。

    APPARATUS, SYSTEM, AND METHOD FOR ADAPTER CARD FAILOVER
    3.
    发明申请
    APPARATUS, SYSTEM, AND METHOD FOR ADAPTER CARD FAILOVER 审中-公开
    装置,系统和方法适用于卡片故障

    公开(公告)号:WO2008128990A3

    公开(公告)日:2009-01-15

    申请号:PCT/EP2008054722

    申请日:2008-04-18

    CPC classification number: G06F11/2038 G06F11/2033 G06F11/2046

    Abstract: An apparatus, system, and method are disclosed for adapter card failover. A switch module connects a first processor complex to an adapter card through a first port as an owner processor complex. The owner processor complex manages the adapter card except for a second port and receives error messages from the adapter card. The switch module further connects a second processor complex to the adapter card through the second port as a non-owner processor complex. The non-owner processor complex manages the second port. A detection module detects a failure of the first processor complex. A setup module modifies the switch module to logically connect the second processor complex to the adapter card as the owner processor complex and to logically disconnect the first processor complex from the adapter card in response to detecting the failure.

    Abstract translation: 公开了用于适配器卡故障切换的装置,系统和方法。 开关模块通过作为所有者处理器的第一端口将第一处理器复合体连接到适配器卡。 所有者处理器复合体管理适配器卡,除了第二个端口,并从适配器卡接收错误消息。 交换机模块通过第二端口进一步将第二处理器复合体连接到适配器卡,作为非所有者处理器复合体。 非所有者处理器复合体管理第二个端口。 检测模块检测第一处理器复杂的故障。 设置模块修改交换机模块以将所有者处理器复杂化,将第二处理器复合体逻辑连接到适配器卡,并根据检测到故障从逻辑上断开第一个处理器复合体与适配器卡的连接。

    Solid-state drive
    4.
    发明专利

    公开(公告)号:GB2495188B

    公开(公告)日:2013-08-14

    申请号:GB201216336

    申请日:2012-09-13

    Applicant: IBM

    Abstract: A storage device is provided for direct memory access. A controller of the storage device performs a mapping of a window of memory addresses to a logical block addressing (LBA) range of the storage device. Responsive to receiving from a host a write request specifying a write address within the window of memory addresses, the controller initializes a first memory buffer in the storage device and associates the first memory buffer with a first address range within the window of memory addresses such that the write address of the request is within the first address range. The controller writes to the first memory buffer based on the write address. Responsive to the buffer being full the controller persists contents of the first memory buffer to the storage device using logical block addressing based on the mapping.

    Deaktivieren von Seiten in einem Nand-Flash-Speicher-System

    公开(公告)号:DE112014005570T5

    公开(公告)日:2016-08-25

    申请号:DE112014005570

    申请日:2014-09-17

    Applicant: IBM

    Abstract: Bei einem Datenspeichersystem, das ein Array aus nichtflüchtigen Direktzugriffsspeichern (NVRAM-Array) enthält, handelt es sich bei einer Seite um eine kleinste Einheit des NVRAM-Array, auf die durch Lese- und Schreiboperationen zugegriffen werden kann, und bei einem Speicherblock, der mehrere Seiten enthält, handelt es sich um eine kleinste Einheit des NVRAM-Array, die gelöscht werden kann. Daten werden in dem NVRAM-Array in Seiten-Stripes gespeichert, die über mehrere Speicherblöcke verteilt sind. In Reaktion auf Erkennen eines Fehlers in einer bestimmten Seite eines bestimmten Blocks des NVRAM-Array wird lediglich die bestimmte Seite des bestimmten Blocks deaktiviert, so dass wenigstens zwei der mehreren Speicherblöcke, über die ein bestimmter Seiten-Stripe der Seiten-Stripes verteilt ist, unterschiedliche Anzahlen von aktiven (nichtdeaktivierten) Seiten enthalten.

    BATTERY BACKED SERVICE INDICATOR AIDS FOR FIELD MAINTENANCE

    公开(公告)号:CA2580470C

    公开(公告)日:2014-03-18

    申请号:CA2580470

    申请日:2005-09-27

    Applicant: IBM

    Abstract: A self-contained backup power source (135) such as a battery is provided for components (100) within an electrically powered device such as a storage controller, photocopier or the like, to maintain diagnostic status data and to power a service indicator aid, or diagnostic indicator (105) , such as an LED. A switch (130) selects the backup power source when a primary power source (170) of the electrically powered device is no longer available to the component, such as when the component is removed from the electrically powered device, the primary power source is disconnected as a safety precaution when servicing or replacing the component, or a higher-level assembly, in which the component is provided, is removed from the electrically powered device. The diagnostic indicator may be powered separately from the data storage device.

    Deaktivieren von Seiten in einem Nand-Flash-Speicher-System

    公开(公告)号:DE112014005570B4

    公开(公告)日:2025-02-27

    申请号:DE112014005570

    申请日:2014-09-17

    Applicant: IBM

    Abstract: Verfahren zum Deaktivieren von Seiten (700) in einem Datenspeichersystem (120), das ein Array (140) mit nichtflüchtigem Direktzugriffsspeicher (NVRAM-Array) enthält, wobei das Verfahren aufweist:Speichern von Daten (702) in dem NVRAM-Array (140) in Seiten-Stripes (600, 1102), die über mehrere Speicherblöcke (500, 1100) hinweg verteilt sind, wobei wenigstens zwei der mehreren Speicherblöcke (500, 1100), über die ein bestimmter Seiten-Stripe der Seiten-Stripes (600, 1102) verteilt ist, unterschiedliche Anzahlen aktiver Seiten (700) enthalten, wobei es sich bei einer Seite (700) um eine kleinste Einheit handelt, auf die in dem NVRAM-Array (140) zugegriffen werden kann, und es sich bei einem Speicherblock (500, 1100), der mehrere Seiten (700) enthält, um eine kleinste Einheit handelt, die in dem NVRAM-Array (140) gelöscht werden kann;Erkennen (910, 914) eines Fehlers in einer bestimmten Seite (700) eines bestimmten Blocks (500, 1100) des NVRAM-Array (140);in Reaktion auf Erkennen (910, 914) des Fehlers Deaktivieren (916) lediglich der bestimmten Seite (700) des bestimmten Blocks (500, 1100);anschließendes Deaktivieren (920) eines physischen Speicherbereichs in dem NVRAM-Array (140), der die bestimmte Seite (700) und mehrere andere Seiten (700) enthält, in Reaktion auf Deaktivieren (918) einer Schwellenwert-Anzahl von Seiten (700) in dem physischen Speicherbereich;Deaktivieren (924) eines größeren physischen Speicherbereichs in dem NVRAM-Array (140), der die bestimmte Seite (700) enthält, in Reaktion auf Deaktivieren (922) einer Schwellenwert-Anzahl von physischen Speicherbereichen in dem größeren physischen Speicherbereich.

Patent Agency Ranking