Abstract:
A device and method are disclosed, whereby the normally complicated and difficult frequency determination is achieved by simply arranged and executed measures, namely by means of larger, smaller and/or equal comparisons and a counting of certain events. The invention further relates to arrangements whereby the noise signal level, or the influence thereof on the verification to be carried out is reduced.
Abstract:
Gemäß verschiedenen Ausführungsformen wird eine kryptografische Verarbeitungsvorrichtung beschrieben, die Folgendes aufweist: einen Prozessor, der so eingerichtet ist, dass er eine Maskierungskomponente ermittelt, eine maskierte Version eines geheimen ersten Elements durch Maskieren mehrerer Komponenten des geheimen ersten Elements mit der Maskierungskomponente erzeugt, einen ersten Anteil des Produkts aus dem geheimen ersten Element und einem zweiten Element durch Multiplizieren des zweiten Elements mit der maskierten Version des geheimen ersten Elements ermittelt, Ermitteln eines zweiten Anteils des Produkts aus dem geheimen ersten Element und dem zweiten Element durch Multiplizieren des zweiten Elements mit der Differenz aus dem geheimen ersten Element und der maskierten Version des geheimen ersten Elements und Fortfahren mit einer gitterbasierten Kryptografieoperation unter Verwendung des ersten Anteils und des zweiten Anteils des Produkts.
Abstract:
Converting devices (CD) (10) convert a digital signal (1) into an analog signal (I+,I-). Filter devices (FD) (20) filter the analog signal. The CD are designed so as to convert digital signals into an analog current signal. The FD have an impedance transfer function so that an outgoing signal from the FD corresponds to an analog filtered voltage signal (Vout). An independent claim is also included for a device for data transmission with a circuit structure according to the present invention.
Abstract:
The circuit includes a converter (109) comprising a digital correction device, a D/A converter (111) and an analog filter (101). A feedback device (108) controls the digital correction device to give a predetermined frequency characteristic for the converter. The feedback device comprises a measuring device for measuring the time constant (103) of the analog filter to determine a filter corner frequency, and outputs a control signal based on the determined corner frequency. An Independent claim is included for a method of filtering electrical signals.
Abstract:
Verfahren zum Erzeugen einer gitterbasierten Signatur (σ),umfassend:- Bestimmen einer unkorrigierten Signatur (c̃, z),- Bestimmen von Hinweisen (h) basierend auf einer Überprüfung der unkorrigierten Signatur (c̃, z), wobei die Überprüfung auf einem ersten Teil (t1) eines unkomprimierten öffentlichen Schlüsselelements (t) basiert, wobei der zweite Teil (t0) des unkomprimierten öffentlichen Schlüsselelements (t) während der Signaturerzeugung nicht verwendet wird, wobei die Auswirkungen des Weglassens des zweiten Teils (t0) in Rückwärtsrichtung ohne Verwendung dieses zweiten Teils (t0) berechnet werden,- Bereitstellen der unkorrigierten Signatur (c̃, z) und der Hinweise (h) als gitterbasierte Signatur (σ),- wobei die Komprimierung wenigstens teilweise auf einem der folgenden Komponenten ausgeführt wird:- einer Sicherheitsvorrichtung,- einer gesicherten Cloud,- einem gesicherten Dienst,- einer integrierten Schaltung,- einem Hardwaresicherheitsmodul,- einem vertrauenswürdigen Plattformmodul,- einer Kryptoeinheit,- einer FPGA,- einer Verarbeitungseinheit,- einer Steuerung,- einer Smartcard.
Abstract:
The echo compensation filter has a signal input (13) receiving the transmission signal provided by the transceiver coupled via an input resistance (36) to an operational amplifier (39), coupled at its output to an output resistance (43). A first programmable resistance circuit (48) is connected between the output and the input of the operational amplifier, a second programmable resistance circuit (51) connected between the output resistance and the output of the echo compensation filter and a third programmable resistance circuit (55) connected between the first programmable resistance circuit and the filter output. Each programmable resistance circuit has a number of parallel resistors and associated controlled switches. An Independent claim for a transceiver with a programmable echo compensation filter is also included.
Abstract:
Protection de l’intégrité Il est donné une solution pour générer une séquence de bits sur la base d’une amorce, dans laquelle un générateur est utilisé pour générer un premier ensemble de bits reposant sur l’amorce, dans laquelle le générateur est utilisé pour générer un deuxième ensemble de bits, dans laquelle le deuxième ensemble de bits repose sur le premier ensemble de bits ou sur une partie du premier ensemble de bits, et dans laquelle la séquence de bits comprend le premier ensemble bits et le deuxième ensemble de bits. Figure pour l’abrégé : Fig. 2
Abstract:
A method and apparatus for creating electrostatic discharge ("ESD") protection in a microelectronic module is disclosed. A semiconductor circuit comprises at least two independent voltage-supply domains, each of which comprises at least one bonding pad. The at least two bonding pads of the at least two independent voltage-supply domains are coupled together by an electrical connection, such as a bonding wire or a solder spot, which is routed outside the semiconductor circuit.
Abstract:
A first signal level (LO) is generated and a signal output (SO) (1) couples to a first potential (V1). A second signal level (MID) is generated and the SO couples to a second potential (V2). The SO links to a third potential (V3) via a resistance device (5) so that a third signal level (HI) is generated and the SO is decoupled from the first and second potentials. Independent claims are also included for the following: (A) A circuit structure for generating ternary signals; (B) and for a semiconductor component with a circuit structure according to the present invention.