-
公开(公告)号:DE102014119018B4
公开(公告)日:2019-06-19
申请号:DE102014119018
申请日:2014-12-18
Applicant: INFINEON TECHNOLOGIES AG
Inventor: FLORIAN WILFRIED , GAGGL RICHARD , VALLI LUCA
Abstract: Eine Auslöschschaltung, umfassend:einen Stromspiegel, der einen Eingangsanschluss, der ausgebildet ist, um einen Eingangsstrom anzunehmen, der ein erstes Rauschsignal umfasst, einen ersten gespiegelten Ausgang und einen zweiten gespiegelten Ausgang aufweist; undein Tiefpassfilter mit einem Eingang, der mit dem ersten gespiegelten Ausgang gekoppelt ist, und einem Ausgang, der mit dem zweiten gespiegelten Ausgang gekoppelt ist, wobei eine Summe eines Stroms aus dem zweiten gespiegelten Ausgang und eines Stroms aus dem Ausgang des Tiefpassfilters eine phaseninvertierte Version des ersten Rauschsignals umfasst.
-
公开(公告)号:DE102017106249A1
公开(公告)日:2017-09-28
申请号:DE102017106249
申请日:2017-03-23
Applicant: INFINEON TECHNOLOGIES AG
Inventor: BUFFA CESARE , GAGGL RICHARD
Abstract: Es werden Sensoreinrichtungen und Verfahren bereitgestellt, bei denen ein Testsignal an einen kapazitiven Sensor (22) angelegt wird. Weiterhin wird eine Vorspannung über eine Hochimpedanzkomponente (21) an den kapazitiven Sensor angelegt. Ein Pfad zum Anlegen des Testsignals schließt die Hochimpedanzkomponente (21) aus. Unter Verwendung dieses Testsignals kann bei einigen Implementierungen ein Kapazitätsungleichgewicht des kapazitiven Sensors (22) detektiert werden.
-
公开(公告)号:DE102009015936B4
公开(公告)日:2015-08-13
申请号:DE102009015936
申请日:2009-04-02
Applicant: INFINEON TECHNOLOGIES AG
Inventor: BASCHIROTTO ANDREA , SANCARLO IVONNE DI , GAGGL RICHARD , GIOTTA DARIO
Abstract: Volldifferentieller Verstärker, umfassend: eine erste Verstärkungsstufe (202, 204); eine zweite Verstärkungsstufe (210), welche mit der ersten Verstärkungsstufe (202, 204) gekoppelt ist, wobei ein Vorwärtsregelungspfad bereitgestellt wird, indem ein Stromsignal in die Ausgabe der zweiten Verstärkungsstufe (210) eingekoppelt wird; eine dritte Verstärkungsstufe (212), welche mit der zweiten Verstärkungsstufe (210) gekoppelt ist und eine nicht dominante Polstelle aufweist, welche von einer einfachen Miller-Kapazität (214) kompensiert wird; und einen Gleichtaktverstärker (226), welcher einen Ausgang bereitstellt, um eine Stromquelle (232) anzusteuern, welche einen Steuerstrom (234) in die zweite Verstärkungsstufe (210) einspeist, wobei Eingänge des Gleichtaktverstärkers (226) mit einem Ausgang der dritten Verstärkungsstufe (212) und einer Referenzspannung (224) gekoppelt sind.
-
公开(公告)号:DE102014115298A1
公开(公告)日:2015-04-23
申请号:DE102014115298
申请日:2014-10-21
Applicant: INFINEON TECHNOLOGIES AG
Inventor: MUEHLBACHER BENNO , GAGGL RICHARD , JENKNER CHRISTIAN
IPC: H03F3/181
Abstract: Gemäß einer Ausführungsform weist eine Schnittstellenschaltung Folgendes auf: einen Verstärker, der dafür ausgelegt ist, mit einem Wandler gekoppelt zu werden, eine erste Umgehungsschaltung, die mit einer ersten Spannungsreferenz und dem Verstärker gekoppelt ist, eine zweite Umgehungsschaltung, die mit der ersten Spannungsreferenz und dem Verstärker gekoppelt ist, und eine Steuerschaltung, die mit der zweiten Umgehungsschaltung gekoppelt ist. Die erste Umgehungsschaltung leitet einen Strom, wenn eine Eingangssignalamplitude, die größer als ein erster Schwellenwert ist, an den Wandler angelegt ist, und die Steuerschaltung veranlasst die zweite Umgehungsschaltung, einen Strom für einen ersten Zeitraum zu leiten, nachdem die erste Umgehungsschaltung einen Strom geleitet hat.
-
公开(公告)号:DE102005059277B4
公开(公告)日:2011-01-13
申请号:DE102005059277
申请日:2005-12-12
Applicant: INFINEON TECHNOLOGIES AG
Inventor: STRAEUSNIGG DIETMAR , CLARA MARTIN , WIESBAUER ANDREAS , GAGGL RICHARD , HERNANDEZ LUIS
IPC: H03M3/00
-
公开(公告)号:DE102007015005A1
公开(公告)日:2008-10-02
申请号:DE102007015005
申请日:2007-03-28
Applicant: INFINEON TECHNOLOGIES AG
Inventor: JENKNER CHRISTIAN , NOESSING GERHARD , GAGGL RICHARD
IPC: H04M19/00
Abstract: The regulation device is switched between a constant line current operation and a constant line voltage operation. A detection circuit detects an analog input voltage (V-sense) depending on a line current. The line current flows over a connection line of a terminal (1). A analog to digital converter (13) transforms the generated analog differential voltage into a digital differential voltage value. A controller generates a control value depending on a filtered control deviation value sequence. Independent claims are also included for the following: (1) a method for regulating supply direct current voltage for a terminal (2) a computer program for the execution of the method (3) A storage medium for storing a computer program.
-
公开(公告)号:DE102005026899A1
公开(公告)日:2006-12-14
申请号:DE102005026899
申请日:2005-06-10
Applicant: INFINEON TECHNOLOGIES AG
Inventor: STRAEUSNIGG DIETMAR , RAINER BERND , WIESBAUER ANDREAS , GAGGL RICHARD , CLARA MARTIN , HERNANDEZ LUIS
Abstract: A compensation circuit for a digital/analogue converter, which is clocked by a clock signal comprising a jitter and converts a digital input data signal into an analogue output data signal comprising a jitter error due to said jitter, comprises a measurement circuit for measuring the jitter and a modelling circuit for generating a digital modelled jitter error signal which simulates the jitter error dependent on the measured jitter and the digital input data signal, wherein the digital modelled jitter error signal is subtracted from the digital input data signal.
-
公开(公告)号:DE10142191C2
公开(公告)日:2003-08-28
申请号:DE10142191
申请日:2001-08-29
Applicant: INFINEON TECHNOLOGIES AG
Inventor: PECOURT FREDERIC , HAUPTMANN JOERG , SCHRANZ CHRISTIAN , GAGGL RICHARD , RAMAZAN ERCAN
IPC: H03M3/02
Abstract: A sigma-delta analog-to-digital converter includes an integrator and a dither signal generator for generating a digital dither signal, and a plurality of comparators for converting an analog signal received from the integrator into an output digital value. A digital logic unit is in data communication with the digital dither signal and the comparators. The digital logic unit is configured to change the output digital value on the basis of the digital dither signal.
-
公开(公告)号:DE10148487A1
公开(公告)日:2003-04-24
申请号:DE10148487
申请日:2001-10-01
Applicant: INFINEON TECHNOLOGIES AG
Inventor: GAGGL RICHARD
Abstract: A resistor string (71) is wired between two current mirror circuits (54,67). One end (42) of the string receives a mirrored reference current (Is1) from the first current mirror circuit (54), while the other end (73) of the string delivers a corresponding mirrored reference circuit (Is2) to the second current mirror circuit (67). The current mirror factors of the current mirror circuits are equal so that constant reference voltages can be picked off at the resistors in the resistor string.
-
公开(公告)号:DE10142191A1
公开(公告)日:2003-04-03
申请号:DE10142191
申请日:2001-08-29
Applicant: INFINEON TECHNOLOGIES AG
Inventor: PECOURT FREDERIC , HAUPTMANN JOERG , SCHRANZ CHRISTIAN , GAGGL RICHARD , RAMAZAN ERCAN
IPC: H03M3/02
Abstract: An analog-digital quantizer converts an incoming analog signal. A dither signal generator (4) generates a digital dither signal. Floor space required and power consumption for a circuit for processing the dither signal can be reduced by providing a digital logic unit (3) linked to the output of several comparators (2a-2n) with different switching thresholds (Pegel 1-n) that convert an analog signal from an integrator into a digital value.
-
-
-
-
-
-
-
-
-