System und Verfahren für eine Auslöschschaltung

    公开(公告)号:DE102014119018B4

    公开(公告)日:2019-06-19

    申请号:DE102014119018

    申请日:2014-12-18

    Abstract: Eine Auslöschschaltung, umfassend:einen Stromspiegel, der einen Eingangsanschluss, der ausgebildet ist, um einen Eingangsstrom anzunehmen, der ein erstes Rauschsignal umfasst, einen ersten gespiegelten Ausgang und einen zweiten gespiegelten Ausgang aufweist; undein Tiefpassfilter mit einem Eingang, der mit dem ersten gespiegelten Ausgang gekoppelt ist, und einem Ausgang, der mit dem zweiten gespiegelten Ausgang gekoppelt ist, wobei eine Summe eines Stroms aus dem zweiten gespiegelten Ausgang und eines Stroms aus dem Ausgang des Tiefpassfilters eine phaseninvertierte Version des ersten Rauschsignals umfasst.

    Testen eines kapazitiven Sensors
    2.
    发明专利

    公开(公告)号:DE102017106249A1

    公开(公告)日:2017-09-28

    申请号:DE102017106249

    申请日:2017-03-23

    Abstract: Es werden Sensoreinrichtungen und Verfahren bereitgestellt, bei denen ein Testsignal an einen kapazitiven Sensor (22) angelegt wird. Weiterhin wird eine Vorspannung über eine Hochimpedanzkomponente (21) an den kapazitiven Sensor angelegt. Ein Pfad zum Anlegen des Testsignals schließt die Hochimpedanzkomponente (21) aus. Unter Verwendung dieses Testsignals kann bei einigen Implementierungen ein Kapazitätsungleichgewicht des kapazitiven Sensors (22) detektiert werden.

    Volldifferentieller Verstärker und Verfahren für eine Gleichtaktregelung in einem volldifferentiellen Verstärker

    公开(公告)号:DE102009015936B4

    公开(公告)日:2015-08-13

    申请号:DE102009015936

    申请日:2009-04-02

    Abstract: Volldifferentieller Verstärker, umfassend: eine erste Verstärkungsstufe (202, 204); eine zweite Verstärkungsstufe (210), welche mit der ersten Verstärkungsstufe (202, 204) gekoppelt ist, wobei ein Vorwärtsregelungspfad bereitgestellt wird, indem ein Stromsignal in die Ausgabe der zweiten Verstärkungsstufe (210) eingekoppelt wird; eine dritte Verstärkungsstufe (212), welche mit der zweiten Verstärkungsstufe (210) gekoppelt ist und eine nicht dominante Polstelle aufweist, welche von einer einfachen Miller-Kapazität (214) kompensiert wird; und einen Gleichtaktverstärker (226), welcher einen Ausgang bereitstellt, um eine Stromquelle (232) anzusteuern, welche einen Steuerstrom (234) in die zweite Verstärkungsstufe (210) einspeist, wobei Eingänge des Gleichtaktverstärkers (226) mit einem Ausgang der dritten Verstärkungsstufe (212) und einer Referenzspannung (224) gekoppelt sind.

    System und Verfahren zur Wandlervorspannung und zum Schockschutz

    公开(公告)号:DE102014115298A1

    公开(公告)日:2015-04-23

    申请号:DE102014115298

    申请日:2014-10-21

    Abstract: Gemäß einer Ausführungsform weist eine Schnittstellenschaltung Folgendes auf: einen Verstärker, der dafür ausgelegt ist, mit einem Wandler gekoppelt zu werden, eine erste Umgehungsschaltung, die mit einer ersten Spannungsreferenz und dem Verstärker gekoppelt ist, eine zweite Umgehungsschaltung, die mit der ersten Spannungsreferenz und dem Verstärker gekoppelt ist, und eine Steuerschaltung, die mit der zweiten Umgehungsschaltung gekoppelt ist. Die erste Umgehungsschaltung leitet einen Strom, wenn eine Eingangssignalamplitude, die größer als ein erster Schwellenwert ist, an den Wandler angelegt ist, und die Steuerschaltung veranlasst die zweite Umgehungsschaltung, einen Strom für einen ersten Zeitraum zu leiten, nachdem die erste Umgehungsschaltung einen Strom geleitet hat.

    Regulation device for codec circuit in telephones, is switched between constant line current operation and constant line voltage operation

    公开(公告)号:DE102007015005A1

    公开(公告)日:2008-10-02

    申请号:DE102007015005

    申请日:2007-03-28

    Abstract: The regulation device is switched between a constant line current operation and a constant line voltage operation. A detection circuit detects an analog input voltage (V-sense) depending on a line current. The line current flows over a connection line of a terminal (1). A analog to digital converter (13) transforms the generated analog differential voltage into a digital differential voltage value. A controller generates a control value depending on a filtered control deviation value sequence. Independent claims are also included for the following: (1) a method for regulating supply direct current voltage for a terminal (2) a computer program for the execution of the method (3) A storage medium for storing a computer program.

    7.
    发明专利
    未知

    公开(公告)号:DE102005026899A1

    公开(公告)日:2006-12-14

    申请号:DE102005026899

    申请日:2005-06-10

    Abstract: A compensation circuit for a digital/analogue converter, which is clocked by a clock signal comprising a jitter and converts a digital input data signal into an analogue output data signal comprising a jitter error due to said jitter, comprises a measurement circuit for measuring the jitter and a modelling circuit for generating a digital modelled jitter error signal which simulates the jitter error dependent on the measured jitter and the digital input data signal, wherein the digital modelled jitter error signal is subtracted from the digital input data signal.

    8.
    发明专利
    未知

    公开(公告)号:DE10142191C2

    公开(公告)日:2003-08-28

    申请号:DE10142191

    申请日:2001-08-29

    Abstract: A sigma-delta analog-to-digital converter includes an integrator and a dither signal generator for generating a digital dither signal, and a plurality of comparators for converting an analog signal received from the integrator into an output digital value. A digital logic unit is in data communication with the digital dither signal and the comparators. The digital logic unit is configured to change the output digital value on the basis of the digital dither signal.

Patent Agency Ranking