-
公开(公告)号:DE102008048901B4
公开(公告)日:2017-06-29
申请号:DE102008048901
申请日:2008-09-25
Applicant: INFINEON TECHNOLOGIES AG
Inventor: CLARA MARTIN , GIANDOMENICO ANTONIO DI , GORI LUCA , KLATZER WOLFGANG , SAN SEGUNDO BELLO DAVID , WIESBAUER ANDREAS
Abstract: Integrierte Schaltung, umfassend: eine Sigma-Delta-Modulatorschaltung; einen ersten Multibit-Digital-Analog-Wandler (100A; 500A, 500C) mit einer Vielzahl von Ausgangszellen (300) in einer ersten Rückkopplungsschleife der Sigma-Delta-Modulatorschaltung, einen zweiten Multibit-Digital-Analog-Wandler (100B; 500B, 500D) mit einer Vielzahl von Ausgangszellen (300) in einer zweiten Rückkopplungsschleife der Sigma-Delta-Modulatorschaltung, und eine Kalibrierungsschaltung (200; 600A, 600B, 620A, 620B, 630A, 630B), welche von dem ersten und dem zweiten Digital-Analog-Wandler (100A, 100B; 500A, 500B, 500C, 500D) gemeinsam genutzt ist, wobei die Kalibrierungsschaltung (200; 600A, 600B, 620A, 620B, 630A, 630B) eine Steuerschaltung (240; 600A, 600B) umfasst, welche dazu ausgestaltet ist, dem ersten und dem zweiten Multibit-Digital-Analog-Wandler (100A, 100B; 500A, 500B, 500C, 500D) ein Kalibrierungseingangssignal (CALIN) zur Auswahl wenigstens einer der Ausgangszellen (300) zur Kalibrierung zuzuführen.
-
公开(公告)号:DE102008058430A1
公开(公告)日:2009-06-04
申请号:DE102008058430
申请日:2008-11-21
Applicant: INFINEON TECHNOLOGIES AG
Inventor: GIANDOMENICO ANTONIO DI , HAUPTMANN JOERG , WIESBAUER ANDREAS , SAN SEGUNDO BELLO DAVID , PATON-ALVAREZ SUSANA
IPC: H03M3/00
Abstract: Implementations related to multi-standard digital subscriber line analog-to-digital data conversion are described.
-
公开(公告)号:DE102008045724A1
公开(公告)日:2009-03-05
申请号:DE102008045724
申请日:2008-09-04
Applicant: INFINEON TECHNOLOGIES AG
Inventor: BALLARIN FABIO , CLARA MARTIN , GIANDOMENICO ANTONIO DI , SAN SEGUNDO BELLO DAVID , WIESBAUER ANDREAS
IPC: H03M3/02
Abstract: Modulation circuits for operating in at least a first and second mode are described herein.
-
公开(公告)号:DE102009056353B4
公开(公告)日:2016-10-20
申请号:DE102009056353
申请日:2009-11-30
Applicant: INFINEON TECHNOLOGIES AG
Inventor: BALLARIN FABIO , CLARA MARTIN , GIANDOMENICO ANTONIO DI , GIOTTA DARIO , WIESBAUER ANDREAS , D'ANDRETTA ALFONSO
Abstract: Schaltung umfassend: ein passives Hochpassfilter (106, 108), welches derart ausgestaltet ist, dass es eine Hochfrequenzkomponente einer Eingangsspannung (102) passieren lässt, eine bedingt stabile Operationsverstärkerkomponente (112; 400), welche derart ausgestaltet ist, dass sie die Hochfrequenzkomponente der Eingangsspannung (102) verstärkt, und eine Transconduktanzverstärker-Komponente (200; 414-4, 414-2) in einem Vorwärtszweig, wobei die Transkonduktanzverstärker-Komponente (200; 414-4, 414-2) im Vorwärtszweig eine programmierbare Einstellung (406-2) aufweist, um ein sich veränderndes Ausgangssignal (114; 426, 428) zu erzeugen, um eine erwünschte Phasenreserve zu erzielen, welche einer bestimmten Anwendungsfunktionalität entspricht.
-
公开(公告)号:DE102009056353A1
公开(公告)日:2010-06-10
申请号:DE102009056353
申请日:2009-11-30
Applicant: INFINEON TECHNOLOGIES AG
Inventor: BALLARIN FABIO , CLARA MARTIN , GIANDOMENICO ANTONIO DI , GIOTTA DARIO , WIESBAUER ANDREAS , D ANDRETTA ALFONSO
-
公开(公告)号:DE102008048901A1
公开(公告)日:2009-04-02
申请号:DE102008048901
申请日:2008-09-25
Applicant: INFINEON TECHNOLOGIES AG
Inventor: CLARA MARTIN , GIANDOMENICO ANTONIO DI , GORI LUCA , KLATZER WOLFGANG , SAN SEGUNDO BELLO DAVID , WIESBAUER ANDREAS
Abstract: In an integrated circuit including a first multibit digital-to-analog converter and a second multibit digital-to-analog converter, a calibration circuit is provided which is shared between the first and second digital-to-analog converters.
-
公开(公告)号:DE10050336C1
公开(公告)日:2002-07-25
申请号:DE10050336
申请日:2000-10-11
Applicant: INFINEON TECHNOLOGIES AG
Inventor: PESSL PETER , GIANDOMENICO ANTONIO DI , FLEISCHHACKER CHRISTIAN
Abstract: The echo compensation filter has a signal input (13) receiving the transmission signal provided by the transceiver coupled via an input resistance (36) to an operational amplifier (39), coupled at its output to an output resistance (43). A first programmable resistance circuit (48) is connected between the output and the input of the operational amplifier, a second programmable resistance circuit (51) connected between the output resistance and the output of the echo compensation filter and a third programmable resistance circuit (55) connected between the first programmable resistance circuit and the filter output. Each programmable resistance circuit has a number of parallel resistors and associated controlled switches. An Independent claim for a transceiver with a programmable echo compensation filter is also included.
-
8.
公开(公告)号:DE102008045724B4
公开(公告)日:2015-09-10
申请号:DE102008045724
申请日:2008-09-04
Applicant: INFINEON TECHNOLOGIES AG
Inventor: BALLARIN FABIO , CLARA MARTIN , GIANDOMENICO ANTONIO DI , SAN SEGUNDO BELLO DAVID , WIESBAUER ANDREAS
IPC: H03M3/02
Abstract: Sigma-Delta-Modulatorschaltung, umfassend: einen Filterabschnitt (152; 252) mit einem ersten Eingang zur Aufnahme eines Eingangssignals, einem Ausgang zur Bereitstellung eines gefilterten Ausgangssignals, und einem zweiten Eingang zur Aufnahme eines auf dem gefilterten Ausgangssignal basierenden Rückkopplungssignals; eine erste Schaltvorrichtung (170) zur Aufnahme eines Modulationseingangssignals (160), welche mit dem ersten Eingang gekoppelt ist; und eine zweite Schaltvorrichtung (172) zur Aufnahme des Rückkopplungssignals, welche mit dem zweiten Eingang gekoppelt ist; wobei die erste und zweite Schaltvorrichtung (170, 172) dazu ausgestaltet sind, Steuersignale derart aufzunehmen, dass – in einem Betriebsmodus die erste Schaltvorrichtung (170) das Modulationseingangssignal (160) dem ersten Eingang zuführt und die zweite Schaltvorrichtung (172) das auf dem gefilterten Ausgangssignal basierende Rückkopplungssignal dem zweiten Eingang zuführt, und – in einem Abstimmungsmodus die erste Schaltvorrichtung (170) das Modulationseingangssignal (160) daran hindert, dem ersten Eingang zugeführt zu werden, und die zweite Schaltvorrichtung (172) dem zweiten Eingang ein Anregungssignal (176; 214) zuführt.
-
公开(公告)号:DE102008058430B4
公开(公告)日:2013-08-08
申请号:DE102008058430
申请日:2008-11-21
Applicant: INFINEON TECHNOLOGIES AG
Inventor: GIANDOMENICO ANTONIO DI , HAUPTMANN JOERG , WIESBAUER ANDREAS , SAN SEGUNDO BELLO DAVID , PATON-ALVAREZ SUSANA
Abstract: Schaltung, umfassend: wenigstens einen ersten und einen zweiten Sigma-Delta-Wandler (202, 204; 304, 306; 604, 606; 704, 706) zur Verarbeitung von Signalen gemäß mehreren DSL-Standards, wobei die Schaltung dazu ausgestaltet ist: – in einer ersten Konfiguration Signale gemäß einem ersten DSL-Standard unter Verwendung entweder des ersten oder des zweiten Sigma-Delta-Wandlers (202, 204; 304, 306; 604, 606; 704, 706) zu verarbeiten, – in einer zweiten Konfiguration Signale gemäß einem zweiten DSL-Standard unter Verwendung des ersten Sigma-Delta-Wandlers (202; 304; 604; 704) und des zweiten Sigma-Delta-Wandlers (204; 306; 606; 706) zu verarbeiten, wobei in der zweiten Konfiguration der erste Sigma-Delta-Wandler (202; 304; 604; 704) mit dem zweiten Sigma-Delta-Wandler (204; 306; 606; 706) kaskadiert ist, und – in einer dritten Konfiguration Signale eines dritten DSL-Standards zu verarbeiten, wobei eine Gruppe von Komponenten, in dem zweiten Sigma-Delta-Wandler (204; 306; 606; 706) überbrückt ist.
-
公开(公告)号:DE102008053579A1
公开(公告)日:2009-05-14
申请号:DE102008053579
申请日:2008-10-28
Applicant: INFINEON TECHNOLOGIES AG
Inventor: GIANDOMENICO ANTONIO DI , HAUPTMANN JOERG , WIESBAUER ANDREAS , LAASER PETER
IPC: H04L12/28
Abstract: Embodiments related to analog front-ends for wireless and wired are described and depicted.
-
-
-
-
-
-
-
-
-