-
公开(公告)号:JP2011070643A
公开(公告)日:2011-04-07
申请号:JP2010135660
申请日:2010-06-15
Applicant: Intel Corp , インテル コーポレイション
Inventor: FERREN BRAN , QINGFENG LI , DURG AJAYA , KRISHNAMURTHY LAKSHMAN , PRASHANT GANDHI
CPC classification number: H04W52/0209 , G06F1/3203 , G06F1/3265 , G06F1/3287 , G09G3/20 , G09G3/342 , G09G2320/0626 , G09G2320/0666 , G09G2320/0686 , G09G2330/021 , H04W52/027 , Y02D10/153 , Y02D10/171 , Y02D70/00 , Y02D70/164
Abstract: PROBLEM TO BE SOLVED: To provide a method and a device for power conservation for mobile device displays. SOLUTION: The present invention relates to power consumption for mobile device displays, as disclosed herein. An embodiment of the method includes generating display images for a display screen of a mobile device and shifting the mobile device to a reduced power consumption state. The reduced power consumption state includes reducing one or more illumination factors for the display screen and reducing one or more animation factors for the display screen. COPYRIGHT: (C)2011,JPO&INPIT
Abstract translation: 要解决的问题:提供用于移动设备显示器的功率节省的方法和装置。 解决方案:本发明涉及如本文所公开的移动设备显示器的功耗。 该方法的一个实施例包括产生用于移动设备的显示屏的显示图像并将移动设备移动到降低的功耗状态。 降低的功耗状态包括减少用于显示屏幕的一个或多个照明因素,并减少用于显示屏幕的一个或多个动画因素。 版权所有(C)2011,JPO&INPIT
-
公开(公告)号:GB2471175B
公开(公告)日:2012-06-13
申请号:GB201009708
申请日:2010-06-10
Applicant: INTEL CORP
Inventor: FERREN BRAN , DURG AJAYA , GANDHI PRASHANT , LI QINGFENG , KRISHNAMURTHY LAKSHMAN
Abstract: Power conservation for mobile device displays. An embodiment of a method includes generating display images for a display screen of a mobile device, and transitioning the mobile device to a reduced power consumption state. The reduced power consumption state includes reducing one or more illumination factors for the display screen; and reducing one or more animation factors for the display screen.
-
公开(公告)号:DE102020126699A1
公开(公告)日:2021-06-17
申请号:DE102020126699
申请日:2020-10-12
Applicant: INTEL CORP
Inventor: ANANTARAMAN ARAVINDH , SRIDHARAN SRINIVAS , DURG AJAYA , HAGHIGHAT MOHAMMED R , SMORKALOV MIKHAIL E , SRINIVASAN SUDARSHAN
IPC: G06F9/50
Abstract: Systeme, Vorrichtungen und Verfahren können Technologie bereitstellen, die einen Laufzeitaufruf an eine Kommunikationsbibliothek erkennt, wobei der Laufzeitaufruf einen Speicherpuffer identifiziert, bestimmt, dass dem Speicherpuffer ein Class-of-Service (CLOS) -Attribut zugeordnet ist, und eine Treiberanweisung zum Modifizieren des CLOS-Attributs als Reaktion auf den Laufzeitaufruf ausgibt.
-
公开(公告)号:GB2471175A
公开(公告)日:2010-12-22
申请号:GB201009708
申请日:2010-06-10
Applicant: INTEL CORP
Inventor: FERREN BRAN , DURG AJAYA , GANDHI PRASHANT , LI QINGFENG , KRISHNAMURTHY LAKSHMAN
Abstract: A mobile device has a power saving state which it may enter into when, for example, the remaining battery power is low. In the power saving state, energy is conserved by reducing one or more illumination factors and one or more animation factors for the display screen. The illumination factors may include reducing the illumination level, turning off at least one sector of the screen or of the backlight for the screen and changing a background or foreground illumination colour to a colour which uses less energy; whilst animation factors may include replacing animation sequences with at least one still of the animation and changing the colour of an animation to a colour which uses less energy. The changes may be gradually imposed in dependence upon the remaining power. The location of the device may be used to determine whether the it is roaming or far from home and may be used to automatically switch to power saving mode. May be used with OLED or LCD displays.
-
公开(公告)号:AU2017269685A1
公开(公告)日:2018-10-04
申请号:AU2017269685
申请日:2017-04-24
Applicant: INTEL CORP
Inventor: ROYCHOWDHURY AROJIT , DURG AJAYA , HUDDAR SHILPA , SHANBHAG SUNIL , SARURKAR VISHRAM , SINGH TEJPAL
Abstract: An electronic apparatus may be provided that includes a clock device to provide a clock signal, and a clock gate to receive the clock signal, the clock gate to be selectively provided in an enabled state or a disabled state. The electronic apparatus may also include a controller to determine a frequency transition and to control the clock gate to be in the enabled state or the disabled state based on the determined frequency transition.
-
公开(公告)号:DE102010019637A1
公开(公告)日:2010-12-30
申请号:DE102010019637
申请日:2010-05-06
Applicant: INTEL CORP
Inventor: FERREN BRAN , LI QINGFENG , DURG AJAYA , KRISHNAMURTHY LAKSHMAN , GANDHI PRASHANT
Abstract: Energieeinsparung für Displays mobiler Geräte. Eine Ausführungsform eines Verfahrens beinhaltet, Displaybilder für einen Bildschirm eines mobilen Gerätes zu generieren und das mobile Gerät in einen verringerten Energieverbrauchszustand zu überführen. Der verringerte Energieverbrauchszustand beinhaltet, einen oder mehr Beleuchtungsfaktoren für den Bildschirm zu verringern; und einen oder mehr Animationsfaktoren für den Bildschirm zu verringern.
-
公开(公告)号:DE102021122233A1
公开(公告)日:2022-04-28
申请号:DE102021122233
申请日:2021-08-27
Applicant: INTEL CORP
Inventor: MAROLIA PRATIK , HERDRICH ANDREW J , SANKARAN RAJESH , PAL RAHUL , PUFFER DAVID , SUR SAYANTAN , DURG AJAYA
Abstract: Verfahren und Vorrichtungen für einen Beschleuniger-Controller-Hub (ACH). Der ACH kann eine eigenständige Komponente sein oder auf einem Die oder auf einem Package in einem Beschleuniger, z. B. einer GPU, integriert sein. Der ACH kann eine Host-Device-Link- (HDL-) Schnittstelle, eine oder mehrere Peripheral Component Interconnect Express- (PCIe-) Schnittstellen, eine oder mehrere High-Performance-Beschleuniger-Link- (HPAL-) Schnittstellen und einen Router umfassen, der wirksam mit jeder der HDL-Schnittstelle, der einen oder den mehreren PCIe-Schnittstellen und der einen oder den mehreren HPAL-Schnittstellen gekoppelt ist. Die HDL-Schnittstelle ist ausgebildet, über einen HDL-Link mit einer Host-CPU gekoppelt zu werden, und die eine oder die mehreren HPAL-Schnittstellen sind ausgebildet, mit einer oder mehreren HP ALs gekoppelt zu werden, die für den Zugriff auf High-Performance-Beschleuniger-Fabrics (HPAFs) wie beispielsweise NVlink-Fabrics und CCIX- (Cache Coherent Interconnect for Beschleunigers-) Fabrics verwendet werden. Plattformen umfassend ACHs oder Beschleuniger mit integrierten ACHs unterstützen RDMA-Übertragungen unter Verwendung von RDMA-Semantik, um Übertragungen zwischen Beschleuniger-Speicher auf Initiatoren und Zielen ohne CPU-Beteiligung zu ermöglichen.
-
公开(公告)号:AU2017269685B2
公开(公告)日:2020-02-06
申请号:AU2017269685
申请日:2017-04-24
Applicant: INTEL CORP
Inventor: ROYCHOWDHURY AROJIT , DURG AJAYA , HUDDAR SHILPA , SHANBHAG SUNIL , SARURKAR VISHRAM , SINGH TEJPAL
Abstract: An electronic apparatus may be provided that includes a clock device to provide a clock signal, and a clock gate to receive the clock signal, the clock gate to be selectively provided in an enabled state or a disabled state. The electronic apparatus may also include a controller to determine a frequency transition and to control the clock gate to be in the enabled state or the disabled state based on the determined frequency transition.
-
-
-
-
-
-
-