CIRCUIT ET PROCEDE DE CONVERSION DE SIGNAL

    公开(公告)号:FR3006833A1

    公开(公告)日:2014-12-12

    申请号:FR1355251

    申请日:2013-06-07

    Abstract: L'invention concerne un circuit comprenant : un premier transistor (202) ayant un premier noeud de courant principal couplé à un premier signal de tension (CNVDD), un noeud de commande couplé à un deuxième signal de tension (CPVDD) et un deuxième noeud de courant principal couplé à un noeud de sortie (206) du circuit ; un deuxième transistor (204) ayant un premier noeud de courant principal couplé à un troisième signal de tension (CNGND), un noeud de commande couplé à un quatrième signal de tension (CPGND) et un deuxième noeud de courant principal couplé au noeud de sortie du circuit ; et une circuiterie (210, 212) adaptée à générer les premier, deuxième, troisième et quatrième signaux de tension sur la base d'une paire de signaux d'entrée différentiels (CP, CN), dans laquelle les premier et deuxième signaux de tension sont tous les deux référencés par rapport à une première tension d'alimentation (VDD) et dans laquelle les troisième et quatrième signaux de tension sont tous les deux référencés par rapport à une deuxième tension d'alimentation (GND).

    CONVERTISSEUR ANALOGIQUE-NUMERIQUE DIFFERENTIEL A APPROXIMATIONS SUCCESSIVES

    公开(公告)号:FR2961979A1

    公开(公告)日:2011-12-30

    申请号:FR1055050

    申请日:2010-06-24

    Abstract: L'invention concerne un convertisseur analogique-numérique différentiel à approximations successives comprenant : un comparateur (101) ; une première pluralité de condensateurs (C à C ) reliée entre une pluralité correspondante de premiers commutateurs (301 à 303) et une première entrée du comparateur, au moins l'un des premiers condensateurs étant agencé pour recevoir une première composante (Vinp) d'un signal d'entrée différentiel ; et une deuxième pluralité de condensateurs (C ' à C ') reliée entre une pluralité correspondante de deuxièmes commutateurs (301' à 303') et une deuxième entrée du comparateur , au moins l'un des deuxièmes condensateurs étant agencé pour recevoir une deuxième composante (Vinn) du signal d'entrée différentiel, chacun de la première et de la deuxième pluralité de commutateurs étant adapté à relier indépendamment le condensateur correspondant à un niveau sélectionné parmi : un premier niveau de tension d'alimentation (Vtop) ; un deuxième niveau de tension d'alimentation (Vbot) ; et un troisième niveau de tension d'alimentation (Vc).

    ELEMENT A RETARD VARIABLE
    3.
    发明专利

    公开(公告)号:FR3009149A1

    公开(公告)日:2015-01-30

    申请号:FR1357284

    申请日:2013-07-24

    Abstract: L'invention concerne un circuit de retard comprenant : un premier transistor (102) comportant : un noeud de commande couplé à un noeud d'entrée (108) du circuit de retard ; un premier noeud de courant principal couplé à une première tension d'alimentation (VDD) ; et un deuxième noeud de courant principal couplé à un noeud de sortie (106) du circuit de retard ; un deuxième transistor (104) comportant : un noeud de commande couplé au noeud d'entrée ; un premier noeud de courant principal couplé à une deuxième tension d'alimentation (GND) ; et un deuxième noeud de courant principal couplé au noeud de sortie ; et un circuit de polarisation (110) agencé pour générer des première et deuxième tensions de commande différentielles (VBG_, VBG+), pour appliquer la première tension de commande différentielle à un autre noeud de commande (112) du premier transistor et pour appliquer la deuxième tension de commande différentielle à un autre noeud de commande (114) du deuxième transistor.

    CIRCUIT DE SYNCHRONISATION DE DONNEES

    公开(公告)号:FR2975247A1

    公开(公告)日:2012-11-16

    申请号:FR1154070

    申请日:2011-05-11

    Abstract: L'invention concerne un circuit comprenant : un premier bloc de circuit (302) adapté à recevoir un premier signal d'horloge (CLK1) et à fournir un premier signal de données de sortie à un instant déterminé par le premier signal d'horloge ; un deuxième bloc de circuit (304) adapté à recevoir un deuxième signal d'horloge (CLK2) et à fournir un deuxième signal de données de sortie à un instant déterminé par le deuxième signal d'horloge ; un bus d'horloge (314) couplé aux sorties correspondantes des premier et deuxième blocs de circuit pour recevoir un troisième signal d'horloge (BCLK) basé sur les premier et deuxième signaux d'horloge ; et une unité de synchronisation (312) couplée au bus d'horloge et adaptée à échantillonner les premier et deuxième signaux de données de sortie sur la base du troisième signal d'horloge.

    CIRCUIT DE GENERATION D'UNE TENSION DE REFERENCE

    公开(公告)号:FR3019660A1

    公开(公告)日:2015-10-09

    申请号:FR1453014

    申请日:2014-04-04

    Abstract: L'invention concerne un circuit de génération d'une tension de référence (VOUT), comprenant une première source de courant (M4) en série avec un premier transistor bipolaire (Q8) ; une deuxième source de courant (M5) en série avec une première résistance (R8) ; une troisième source de courant (M6) en série avec un deuxième transistor bipolaire (Q9), la troisième source de courant étant en miroir de courant avec la première source de courant ; une deuxième résistance (R9) entre la base du deuxième transistor bipolaire (Q9) et le point de connexion entre la deuxième source de courant et la première résistance ; et une quatrième source de courant (M7) en série avec une troisième résistance (R10), le point de connexion entre la quatrième source de courant (M7) et la troisième résistance (R10) définissant une borne de tension de référence (VOUT).

    CIRCUIT ET PROCEDE DE CORRECTION DE DECALAGE TEMPOREL

    公开(公告)号:FR3006832A1

    公开(公告)日:2014-12-12

    申请号:FR1355253

    申请日:2013-06-07

    Abstract: L'invention concerne un circuit comprenant : un premier transistor (102) ayant des premier et deuxième noeuds de courant principaux, et un noeud de grille adapté à recevoir un premier signal de synchronisation (CLK) pour amener le premier transistor à des transitions entre des états conducteur et non conducteur ; et un circuit de polarisation (108) couplé à un autre noeud du premier transistor ; et un circuit de commande (110) adapté à contrôler le circuit de polarisation pour appliquer une première tension de commande (VCTRL) à l'autre noeud pour ajuster l'instant d'au moins l'une desdites transitions.

    CIRCUIT DE GENERATION D'UNE TENSION DE REFERENCE SOUS UNE FAIBLE TENSION D'ALIMENTATION

    公开(公告)号:FR2969328A1

    公开(公告)日:2012-06-22

    申请号:FR1060730

    申请日:2010-12-17

    Abstract: L'invention concerne un circuit de génération d'une tension de référence (V ) comprenant : une première source de courant (M1) en série avec un premier transistor bipolaire (Q1), entre une première (10) et une deuxième (20) borne d'application d'une tension d'alimentation ; une deuxième source de courant (M2) en série avec un deuxième transistor bipolaire (Q2) et un premier élément résistif (R4), entre lesdites première et deuxième bornes (10, 20), le point milieu entre le premier élément résistif (R4) et le deuxième transistor bipolaire (Q2) définissant une troisième borne de fourniture de la tension de référence (V ) ; un montage suiveur (22) dont une borne d'entrée est connectée entre la première source de courant et le premier transistor bipolaire, et dont une borne de sortie est connectée à une base du deuxième transistor bipolaire (Q2) ; et un pont diviseur résistif (R6, R7) entre la borne de sortie du montage suiveur (22) et ladite deuxième borne (20), le point milieu de ce pont diviseur étant connecté à une base du premier transistor bipolaire (Q1).

    CIRCUIT BISTABLE EN LOGIQUE CML
    10.
    发明专利

    公开(公告)号:FR2961978A1

    公开(公告)日:2011-12-30

    申请号:FR1055092

    申请日:2010-06-25

    Abstract: L'invention concerne un circuit à source commune comprenant deux branches en parallèle entre une borne (21) d'application d'un potentiel (Vdd) et une source de courant (29), chaque branche comportant : une association en série d'une résistance (22 , 22 ) et d'un transistor (24 , 24 ) dont le point milieu définit une borne de sortie (OUTM, OUTP) de la branche ; un premier interrupteur (12 , 12 ) reliant une borne d'entrée (INP, INM) de la branche à une borne de commande du transistor (24 , 24 ) ; et un étage commandable d'amplification d'une information représentant le niveau présent sur la borne de sortie de la branche opposée.

Patent Agency Ranking