Abstract:
L'invention concerne une mémoire (MEM) sur microplaquette de silicium, comprenant une entrée/sortie série et un plan mémoire intégré (MA), des moyens (IDXREG) pour mémoriser une adresse de poids fort (RADH) attribuée à la mémoire au sein d'un plan mémoire étendu adressable avec une adresse étendue (EAD) comprenant une adresse de poids faible (ADL) et une adresse de poids fort (ADH), un compteur d'adresse étendue (EACNT) pour mémoriser une adresse étendue reçue sur l'entrée/sortie série de la mémoire, et appliquer l'adresse de poids faible au plan mémoire intégré, des moyens (COMP) pour comparer l'adresse de poids fort de l'adresse étendue avec l'adresse de poids fort attribuée à la mémoire, et des moyens (COMP, OUTBUF, UC) pour empêcher l'exécution d'une commande de lecture ou d'écriture du plan mémoire intégré si l'adresse de poids fort de l'adresse étendue est différente de l'adresse de poids fort attribuée à la mémoire, en laissant la mémoire effectuer la lecture de son plan mémoire intégré tout en empêchant les données lues dans le plan mémoire intégré d'être appliquées sur l'entrée/sortie série de la mémoire.
Abstract:
L'invention a pour objet un circuit mémoire (1), comprenant :
une zone mémoire utile (2); une zone mémoire non volatile de stockage (3) d'au moins un code d'identification; une broche de fixation d'état (4) de la zone mémoire de stockage de code d'identification; un registre (5) dont l'état ne peut être fixé qu'une unique fois, stockant un état indiquant si l'état de la zone mémoire de stockage de code d'identification a été fixé; un module (6) bloquant la fixation d'état de la zone mémoire de stockage de code d'identification lorsque le registre (5) indique que l'état de la zone mémoire de stockage de code d'identification a été fixé.
L'invention sert notamment à éviter la reprogrammation frauduleuse de la zone contenant le code d'identification. L'invention porte également sur un procédé associé.