-
公开(公告)号:CN107004718B
公开(公告)日:2021-02-19
申请号:CN201580063805.3
申请日:2015-11-19
Applicant: 夏普株式会社
IPC: H01L29/786 , G02F1/1368 , G09F9/00 , G09F9/30 , H01L21/28 , H01L21/283 , H01L21/304 , H01L21/336 , H01L21/768 , H01L23/532
Abstract: 一种半导体装置(100A),具备:基板(1);将氧化物半导体层5作为活性层的薄膜晶体管(101);含有铜的至少一层金属配线层(7S、7D);配置于至少一层金属配线层(7S、7D)的上面的含有铜的金属氧化膜(8);隔着金属氧化膜(8)而覆盖至少一层金属配线层的绝缘层(11);于形成在绝缘层(11)的开口部内,未隔着金属氧化膜(8)而与至少一层金属配线层的一部分直接相接的导电层(19)。
-
公开(公告)号:CN107004719A
公开(公告)日:2017-08-01
申请号:CN201580064210.X
申请日:2015-11-19
Applicant: 夏普株式会社
IPC: H01L29/786 , G02F1/1343 , G02F1/1368 , H01L21/28 , H01L21/283 , H01L21/306 , H01L21/312 , H01L21/316 , H01L21/336 , H01L21/768 , H01L23/532
Abstract: 一种半导体装置(100A),具备:含有栅极电极(3)、氧化物半导体层(5)、栅极绝缘层(4)以及源极电极(7S)及漏极电极(7D)的薄膜晶体管(101);以覆盖薄膜晶体管(101)且与薄膜晶体管(101)的通道区域(5c)相接的方式配置的层间绝缘层(11);配置于层间绝缘层(11)上的透明导电层(19),源极电极(7S)及漏极电极(7D)各自具有铜层(7a),进一步具备配置于源极及漏极电极与层间绝缘层(11)之间的铜氧化膜(8),层间绝缘层(11)隔着铜氧化膜(8)而覆盖漏极电极(7D),透明导电层(19)于形成在层间绝缘层(11)的接触孔(CH1)内,未隔着铜氧化膜(8)而与漏极电极(7D)的铜层(7a)直接相接。
-
公开(公告)号:CN107004603B
公开(公告)日:2021-03-09
申请号:CN201580064209.7
申请日:2015-11-19
Applicant: 夏普株式会社
IPC: H01L21/336 , G02F1/1368 , H01L21/28 , H01L29/417 , H01L29/786
Abstract: 半导体装置包括基板以及支撑于基板的薄膜晶体管。薄膜晶体管具有氧化物半导体层、形成于栅极及氧化物半导体层之间的栅极绝缘层、以及电性连接于氧化物半导体层的源极以及漏极。栅极绝缘层包含由氧化物半导体层覆盖的第一部分、以及与第一部分邻接且未由氧化物半导体层、源极以及漏极的任一者覆盖的第二部分。第二部分较第一部分薄,第二部分与第一部分的厚度的差超过0nm且为50nm以下。
-
公开(公告)号:CN107004720A
公开(公告)日:2017-08-01
申请号:CN201580064371.9
申请日:2015-11-19
Applicant: 夏普株式会社
IPC: H01L29/786 , H01L21/28 , H01L21/336 , H01L21/768
Abstract: 一种半导体装置(200A),具备:含有栅极电极(3)、氧化物半导体层(5)、栅极绝缘层(4)以及源极电极(7S)及漏极电极(7D)的薄膜晶体管(201);以覆盖薄膜晶体管(201)且与薄膜晶体管(201)的通道区域(5c)相接的方式配置的层间绝缘层(11);配置于层间绝缘层(11)上的透明导电层(19),源极及漏极电极(7)各自含有铜,所述源极及漏极电极(7)与层间绝缘层(11)之间配置有含有铜与铜以外的至少一种金属元素的铜合金氧化膜(10),层间绝缘层(11)隔着铜合金氧化膜(10)而覆盖漏极电极(7D),透明导电层(19)于形成在层间绝缘层(11)的接触孔(CH1)内,未隔着铜合金氧化膜(10)而与漏极电极(7D)直接相接。
-
公开(公告)号:CN107004718A
公开(公告)日:2017-08-01
申请号:CN201580063805.3
申请日:2015-11-19
Applicant: 夏普株式会社
IPC: H01L29/786 , G02F1/1368 , G09F9/00 , G09F9/30 , H01L21/28 , H01L21/283 , H01L21/304 , H01L21/336 , H01L21/768 , H01L23/532
Abstract: 一种半导体装置(100A),具备:基板(1);将氧化物半导体层5作为活性层的薄膜晶体管(101);含有铜的至少一层金属配线层(7S、7D);配置于至少一层金属配线层(7S、7D)的上面的含有铜的金属氧化膜(8);隔着金属氧化膜(8)而覆盖至少一层金属配线层的绝缘层(11);于形成在绝缘层(11)的开口部内,未隔着金属氧化膜(8)而与至少一层金属配线层的一部分直接相接的导电层(19)。
-
公开(公告)号:CN113540122B
公开(公告)日:2023-08-15
申请号:CN202110397004.8
申请日:2021-04-13
Applicant: 夏普株式会社
IPC: H01L27/12 , G02F1/1362 , G02F1/1368
Abstract: 有源矩阵基板具备多条源极总线以及多条栅极总线;多个氧化物半导体TFT,分别包括多个像素TFT以及多个电路TFT,各氧化物半导体TFT有氧化物半导体层和栅极,多个氧化物半导体TFT包括多个第一TFT和多个第二TFT和/或多个第三TFT,各第一TFT具有第一遮光结构,其以从基板的法线方向观察时与沟道区域的整体重叠的方式在氧化物半导体层和基板之间配置有第一遮光层,各第二TFT具有在氧化物半导体层和基板之间未配置遮光层的第二遮光结构,各第三TFT具有第三遮光结构,其以从基板的法线方向观察时仅与沟道区域的一部分重叠的方式在各氧化物半导体层和基板之间配置有第二遮光层,多个第一TFT包含多个像素TFT,多个第二TFT和/或多个第三TFT包含多个电路TFT的至少一部分。
-
公开(公告)号:CN113345914B
公开(公告)日:2023-06-23
申请号:CN202110227439.8
申请日:2021-03-01
Applicant: 夏普株式会社
IPC: H01L27/12 , H10K59/12 , H10K59/123
Abstract: 有源矩阵基板具有多个像素区域,其包括基板、与各像素区域对应设置的像素TFT以及与像素TFT电连接的像素电极。像素TFT为具有氧化物半导体层、设置在氧化物半导体层之上的栅极绝缘层和以隔着栅极绝缘层与氧化物半导体层相对的方式配置的栅极的顶栅结构TFT。栅极绝缘层由氧化硅形成。栅极绝缘层包括与氧化物半导体层接触的下层和位于下层之上的上层。下层所含的氢相对于氮的原子数比即下层H/N比为1.5以上且5.0以下。上层所含的氢相对于氮的原子数比即上层H/N比为0.9以上且2.0以下。下层H/N比大于上层H/N比。
-
公开(公告)号:CN113540122A
公开(公告)日:2021-10-22
申请号:CN202110397004.8
申请日:2021-04-13
Applicant: 夏普株式会社
IPC: H01L27/12 , G02F1/1362 , G02F1/1368
Abstract: 有源矩阵基板具备多条源极总线以及多条栅极总线;多个氧化物半导体TFT,分别包括多个像素TFT以及多个电路TFT,各氧化物半导体TFT有氧化物半导体层和栅极,多个氧化物半导体TFT包括多个第一TFT和多个第二TFT和/或多个第三TFT,各第一TFT具有第一遮光结构,其以从基板的法线方向观察时与沟道区域的整体重叠的方式在氧化物半导体层和基板之间配置有第一遮光层,各第二TFT具有在氧化物半导体层和基板之间未配置遮光层的第二遮光结构,各第三TFT具有第三遮光结构,其以从基板的法线方向观察时仅与沟道区域的一部分重叠的方式在各氧化物半导体层和基板之间配置有第二遮光层,多个第一TFT包含多个像素TFT,多个第二TFT和/或多个第三TFT包含多个电路TFT的至少一部分。
-
公开(公告)号:CN107004719B
公开(公告)日:2020-07-03
申请号:CN201580064210.X
申请日:2015-11-19
Applicant: 夏普株式会社
IPC: H01L29/786 , G02F1/1343 , G02F1/1368 , H01L21/28 , H01L21/283 , H01L21/306 , H01L21/312 , H01L21/316 , H01L21/336 , H01L21/768 , H01L23/532
Abstract: 一种半导体装置(100A),具备:含有栅极电极(3)、氧化物半导体层(5)、栅极绝缘层(4)以及源极电极(7S)及漏极电极(7D)的薄膜晶体管(101);以覆盖薄膜晶体管(101)且与薄膜晶体管(101)的通道区域(5c)相接的方式配置的层间绝缘层(11);配置于层间绝缘层(11)上的透明导电层(19),源极电极(7S)及漏极电极(7D)各自具有铜层(7a),进一步具备配置于源极及漏极电极与层间绝缘层(11)之间的铜氧化膜(8),层间绝缘层(11)隔着铜氧化膜(8)而覆盖漏极电极(7D),透明导电层(19)于形成在层间绝缘层(11)的接触孔(CH1)内,未隔着铜氧化膜(8)而与漏极电极(7D)的铜层(7a)直接相接。
-
公开(公告)号:CN113345914A
公开(公告)日:2021-09-03
申请号:CN202110227439.8
申请日:2021-03-01
Applicant: 夏普株式会社
Abstract: 有源矩阵基板具有多个像素区域,其包括基板、与各像素区域对应设置的像素TFT以及与像素TFT电连接的像素电极。像素TFT为具有氧化物半导体层、设置在氧化物半导体层之上的栅极绝缘层和以隔着栅极绝缘层与氧化物半导体层相对的方式配置的栅极的顶栅结构TFT。栅极绝缘层由氧化硅形成。栅极绝缘层包括与氧化物半导体层接触的下层和位于下层之上的上层。下层所含的氢相对于氮的原子数比即下层H/N比为1.5以上且5.0以下。上层所含的氢相对于氮的原子数比即上层H/N比为0.9以上且2.0以下。下层H/N比大于上层H/N比。
-
-
-
-
-
-
-
-
-