半导体器件及其制造方法

    公开(公告)号:CN100502035C

    公开(公告)日:2009-06-17

    申请号:CN200410064033.9

    申请日:2004-05-28

    CPC classification number: H01L29/66901 H01L29/1095 H01L29/808

    Abstract: 本发明公开了一种半导体器件及其制造方法。为了提高J-FET的浪涌电阻,在P++导电衬底1上形成P型外延层2和N型外延层3;在N型外延层3中形成N+导电源极扩散层4和漏极扩散层5、以及P+导电栅极扩散层6;形成相反导电类型扩散层的防短路层8使其与源极扩散层4和漏极扩散层5的侧壁相邻。利用此构造,可以在器件的表面区域防止由浪涌电压引起的击穿,及改善其浪涌电阻。经形成在器件表面上的保护绝缘膜9中的孔,与源极扩散层4相连的源极电极10和与漏极扩散层5相连的漏极电极11形成在器件的表面一侧。栅极电极12形成在衬底1的背面,且经形成在器件中的接触扩散层7与栅极扩散层6相连。

    半导体器件及其制造方法

    公开(公告)号:CN1574389A

    公开(公告)日:2005-02-02

    申请号:CN200410064033.9

    申请日:2004-05-28

    CPC classification number: H01L29/66901 H01L29/1095 H01L29/808

    Abstract: 本发明公开了一种半导体器件及其制造方法。为了提高J-FET的浪涌电阻,在P++导电衬底1上形成P型外延层2和N型外延层3;在N型外延层3中形成N+导电源极扩散层4和漏极扩散层5以及P+导电栅极扩散层6;形成相反导电类型扩散层的防短路层8使其与源极扩散层4和漏极扩散层5的侧壁相邻。利用此构造,可以在器件的表面区域防止由浪涌电压引起的击穿,及改善其浪涌电阻。经形成在器件表面上的保护绝缘膜9中的孔,与源极扩散层4相连的源极电极10和与漏极扩散层5相连的漏极电极11形成在器件的表面一侧。栅极电极12形成在衬底1的背面,且经形成在器件中的接触扩散层7与栅极扩散层6相连。

Patent Agency Ranking