-
公开(公告)号:CN102299180B
公开(公告)日:2014-03-05
申请号:CN201110175094.2
申请日:2011-06-22
CPC classification number: H01L29/7813 , H01L29/0619 , H01L29/0661 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/407 , H01L29/66068 , H01L29/7397 , H01L29/7811 , H01L29/8613
Abstract: 本发明涉及一种半导体器件,包括:半导体衬底(4)和电场末端部(13)。半导体衬底(4)包括衬底(1)、设置在所述衬底(1)的表面上的漂移层(2)以及设置在所述漂移层(2)的表面上的基极层(3)。所述半导体衬底(4)被划分为其中设置有半导体元件的单元区和包围所述单元区的外围区。基极部分(3)具有位于贯穿所述单元区和所述外围区的同一平面上的底面,并且提供位于所述外围区中的电场缓和层(3a)。所述电场末端部(13)包围所述电场缓和层(3a)的一部分和所述单元区,并且从所述电场缓和层(3a)的表面穿透所述电场缓和层(3a)到达所述漂移层(2)。
-
公开(公告)号:CN102760768A
公开(公告)日:2012-10-31
申请号:CN201210128717.5
申请日:2012-04-27
IPC: H01L29/78 , H01L29/423 , H01L29/06 , H01L21/04
CPC classification number: H01L29/7813 , H01L29/045 , H01L29/0634 , H01L29/1095 , H01L29/1608 , H01L29/66068 , H01L29/7397
Abstract: 一种SiC半导体器件包括:SiC衬底(1,2),其包括第一或第二导电类型层(1)和第一导电类型漂移层(2),并且包括具有偏移方向的主表面;沟槽(6),其设置在所述漂移层上并且具有纵向方向;以及栅极电极(9),其经由栅极绝缘膜(8)设置在所述沟槽中。所述沟槽的侧壁提供沟道形成表面。所述垂直半导体器件根据施加至所述栅极电极的栅极电压而使电流沿所述沟槽的所述沟道形成表面流动。所述SiC衬底的所述偏移方向垂直于所述沟槽的所述纵向方向。
-
公开(公告)号:CN102386100A
公开(公告)日:2012-03-21
申请号:CN201110259637.9
申请日:2011-08-30
IPC: H01L21/336 , H01L21/283
CPC classification number: H01L29/7813 , H01L21/30604 , H01L21/3065 , H01L29/1608 , H01L29/4236 , H01L29/66068
Abstract: 一种制造半导体器件的方法,包括:在衬底(1)上形成漂移层(2);在漂移层(2)上形成基极层(3);形成沟槽(6)以穿透所述基极层(3),并到达所述漂移层(2);修圆沟槽(6)的肩部角落和底部角落;利用有机膜(21)覆盖所述沟槽(6)的内壁;向基极层(3)的表面部分注入杂质;通过激活所注入的杂质来形成源极区(4);以及在形成所述源极区(4)之后去除所述有机膜(21)。衬底(1)、漂移层(2)、基极层(3)和源极区(4)由碳化硅制成,在沟槽(6)被有机膜(21)覆盖的情况下执行杂质的注入和激活。
-
公开(公告)号:CN102339863A
公开(公告)日:2012-02-01
申请号:CN201110206210.2
申请日:2011-07-15
IPC: H01L29/78
CPC classification number: H01L29/7813 , H01L29/0696 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/66068 , H01L29/7397 , H01L29/7828
Abstract: 一种SiC半导体装置,包括:反转型MOSFET,所述MOSFET包括:基底(1);基底上的漂移层(2)和基极区(3);基极区上的基极接触层(5)和源极区(4);多个沟槽(6),具有在第一方向上的纵向方向,沟槽(6)穿透所述源极区和所述基极区;经由栅极绝缘膜(8)处于每个沟槽中的栅极电极(9);中间层绝缘膜(12),覆盖所述栅极电极并具有接触孔(12a),所述源极区和所述基极接触层通过所述接触孔(12a)得到暴露;源极电极(11),通过所述接触孔与所述源极区和所述基极区电耦合;以及所述基底上的漏极电极(13)。源极区和基极接触层沿垂直于第一方向的第二方向延伸,并且沿第一方向交替布置。接触孔具有在所述第一方向上的纵向方向。
-
公开(公告)号:CN109417087B
公开(公告)日:2021-07-23
申请号:CN201780041004.6
申请日:2017-06-29
IPC: H01L29/06 , H01L29/12 , H01L29/47 , H01L29/78 , H01L29/861 , H01L29/868 , H01L29/872
Abstract: 使相邻的p型保护环(21)彼此的间隔全部达到p型深层(5)彼此的间隔以下。由此,p型保护环(21)的间隔增大、即沟槽(21a)变稀疏,由此能够抑制在使外延生长p型层(50)时在保护环部形成得较厚。因此,如果在回蚀时将单元部的p型层(50)去除,则能够在保护环部不留残渣地去除p型层(50)。因此,在对p型层(50)进行回蚀来形成p型深层(5)或p型保护环(21)及p型连接层(30)时,能够抑制p型层(50)的残渣残留在保护环部。
-
公开(公告)号:CN110226235A
公开(公告)日:2019-09-10
申请号:CN201880008427.2
申请日:2018-01-17
IPC: H01L29/78 , H01L21/336 , H01L21/76 , H01L29/06 , H01L29/12
Abstract: 具备元件分离层(14)以将主单元区域(Rm)与感测单元区域(Rs)之间电分离,在元件分离层(14)的底部具备电场缓和层(15)以缓和电场集中。此外,将电场缓和层(15)以直线状构成,将相邻的电场缓和层(15)以与相邻的p型深层(5)的间隔(Wd)相同的间隔形成,抑制电场的进入。进而,在从主单元区域(Rm)侧突出的电场缓和层(15)与从感测单元区域(Rs)侧突出的电场缓和层(15)之间,也使两者的间隔(Wp)为相邻的p型深层(5)的间隔(Wd)以下,抑制电场的进入。
-
公开(公告)号:CN109417090A
公开(公告)日:2019-03-01
申请号:CN201780041600.4
申请日:2017-06-29
IPC: H01L29/06 , H01L29/12 , H01L29/47 , H01L29/78 , H01L29/861 , H01L29/868 , H01L29/872
Abstract: 在p型连接层(30)的前端连结p型扩张区域(40)。通过形成这样的p型扩张区域(40),能够消除在p型连接层(30)与p型保护环(21)之间间隔变大的区域。因此,在台面部中,能够抑制等电位线过度隆起,能够确保耐压。
-
公开(公告)号:CN104718624B
公开(公告)日:2018-02-13
申请号:CN201380041833.6
申请日:2013-08-06
IPC: H01L29/78 , H01L21/336 , H01L29/12
CPC classification number: H01L29/66734 , H01L21/049 , H01L21/28158 , H01L21/30604 , H01L29/045 , H01L29/1095 , H01L29/1608 , H01L29/4236 , H01L29/4238 , H01L29/66068 , H01L29/7397 , H01L29/7813
Abstract: 在具备具有沟槽栅结构(9)的纵型开关元件的碳化硅半导体装置的制造方法中,使用相对于(0001)面或(000-1)面具有偏轴角的衬底(1),以使沟槽(6)的侧壁面朝向(11-20)面或(1-100)面的方式,将沟槽(6)从源区(4)的表面形成到将基区(3)贯通并到达漂移层(2)的深度,在上述沟槽(6)的形成后不进行牺牲氧化,形成栅氧化膜(7)。
-
公开(公告)号:CN105593996A
公开(公告)日:2016-05-18
申请号:CN201480054234.2
申请日:2014-09-15
CPC classification number: H01L29/7813 , H01L29/0623 , H01L29/063 , H01L29/086 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/167 , H01L29/66068
Abstract: 碳化硅半导体装置,具有衬底(1)、漂移层(2)、电流分散层(3)、基体区域(4)、源区(5)、沟槽(7)、栅绝缘膜(8)、栅电极(9)、源电极(12)、漏电极(14)和底层(10)。上述电流分散层形成在上述漂移层之上,并且,与上述漂移层相比第1导电型杂质浓度较高。上述底层具有第2导电型,配置在比上述基体区域靠下方,将上述沟槽的底部的角部包含在内而覆盖上述沟槽的底部,并被设置为上述电流分散层以上的深度。
-
公开(公告)号:CN102844867B
公开(公告)日:2015-08-05
申请号:CN201280001099.6
申请日:2012-02-06
IPC: H01L29/10 , H01L29/78 , H01L29/739 , H01L29/16 , H01L21/336 , H01L29/66
CPC classification number: H01L29/7813 , H01L29/0634 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/66068 , H01L29/66348 , H01L29/7397
Abstract: 一种SiC器件包括反型MOSFET,其具有:按照顺序叠置的衬底(1)、漂移层(2)以及基底区域(3);基底区域(3)的上部中的源极和接触区域(4、5);穿透源极和基底区域(4、3)的沟槽(6);沟槽(6)中的栅极绝缘膜(8)上的栅电极(9);与源极和基底区域(4、3)耦合的源电极(11);衬底(1)的背面上的漏电极(13);以及多个深层(10),所述深层位于漂移层(2)的上部中、比沟槽(6)更深、并且在与沟槽的纵向方向交叉的方向上延伸。每个深层(10)在深度方向上具有杂质浓度分布,并且在施加栅电压时,在沟槽侧上的深层(10)的一部分中提供反型层。
-
-
-
-
-
-
-
-
-