双极归零信号发生电路
    2.
    发明授权

    公开(公告)号:CN100561874C

    公开(公告)日:2009-11-18

    申请号:CN200810069219.1

    申请日:2008-01-09

    Abstract: 本发明公开了一种双极归零信号产生电路。它主要由两个与非门andNot1和andNot2、两个驱动电路drive1、drive2和四个开关SW1-SW4组成。本发明电路利用基于P阱的NMOS管和PMOS管构成的开关,切换接近正、负电源的信号和地电平信号;利用基于P阱的NMOS管的衬底和源极接负电源后,与PMOS管构成的电平转换驱动电路,将0~正电源之间的“0”、“1”信号转换成负电源~正电源之间的“0”、“1”信号。本发明结构新颖,电路简单合理,通过CMOS电路设计,并采用硅栅P阱CMOS工艺制造,实现了一种产生双极归零信号的电路。它可广泛应用于通信专用电路中。

    12位折叠插入结构A/D转换器

    公开(公告)号:CN100365938C

    公开(公告)日:2008-01-30

    申请号:CN200410006592.4

    申请日:2004-03-11

    Abstract: 本发明涉及一种12位折叠插入结构A/D转换器,其特征在于内部的高六位A/D和低七位A/D均为折叠插入结构,采用两步转换的方法构成一个高速12位A/D转换器。内部的时序电路产生九相时钟,控制整个12位A/D正常工作;差分输入的模拟信号inP和inN分别经过采样开关和第一个跟踪保持放大器TH1,由TH1的输出同时进入高六位A/D(ADC6)和第二跟踪保持放大器TH2;模拟信号进入ADC6后,产生6位数码,进入D-触发器组和六位D/A转换器(DAC6),同时通过DAC6产生一个模拟信号与TH2出来的输入模拟信号相减,形成残差;经残差放大器放大32倍后,进入低七位A/D,并得到一个7位数码;低7位数码进入D-触发器组,与上一个进入D-触发器组的高6位数码同步,并通过校正电路进行数字校正后,经三态电路输出12位数码。

    12折叠插入结构A/D转换器
    4.
    发明公开

    公开(公告)号:CN1561001A

    公开(公告)日:2005-01-05

    申请号:CN200410006592.4

    申请日:2004-03-11

    Abstract: 本发明涉及一种12位折叠插入结构A/D转换器,其特征在于内部的高六位A/D和低七位A/D均为折叠插入结构,采用两步转换的方法构成一个高速12位A/D转换器。内部的时序电路产生九相时钟,控制整个12位A/D正常工作;差分输入的模拟信号inP和inN分别经过采样开关和第一个跟踪保持放大器TH1,由TH1的输出同时进入高六位A/D(ADC6)和第二跟踪保持放大器TH2;模拟信号进入ADC6后,产生6位数码,进入D-触发器组和六位D/A转换器(DAC6),同时通过DAC6产生一个模拟信号与TH2出来的输入模拟信号相减,形成残差;经残差放大器放大32倍后,进入低七位A/D,并得到一个7位数码;低7位数码进入D-触发器组,与上一个进入D-触发器组的高6位数码同步,并通过校正电路进行数字校正后,经三态电路输出12位数码。

    双极归零信号发生电路
    7.
    发明公开

    公开(公告)号:CN101217275A

    公开(公告)日:2008-07-09

    申请号:CN200810069219.1

    申请日:2008-01-09

    Abstract: 本发明公开了一种双极归零信号产生电路。它主要由两个与非门andNot1和andNot2、两个驱动电路drive1、drive2和四个开关SW1-SW4组成。本发明电路利用基于P阱的NMOS管和PMOS管构成的开关,切换接近正、负电源的信号和地电平信号;利用基于P阱的NMOS管的衬底和源极接负电源后,与PMOS管构成的电平转换驱动电路,将0~正电源之间的“0”、“1”信号转换成负电源~正电源之间的“0”、“1”信号。本发明结构新颖,电路简单合理,通过CMOS电路设计,并采用硅栅P阱CMOS工艺制造,实现了一种产生双极归零信号的电路。它可广泛应用于通信专用电路中。

Patent Agency Ranking