数字信号合成电路及级联数字信号合成电路

    公开(公告)号:CN105932984B

    公开(公告)日:2018-10-12

    申请号:CN201610408372.7

    申请日:2016-06-12

    Abstract: 本发明提供一种数字信号合成电路及级联数字信号合成电路,该数字信号合成电路包括选择信号产生通路、第一信号接收通路、第二信号接收通路和数据选择器,数据选择器用于根据选择信号产生通路产生的选择信号,对第一信号接收通路和第二信号接收通路输出的信号进行选择合成,选择信号的变化沿与第一信号接收通路和第二信号接收通路输出的信号的变化沿的时间间隔在预设的范围内。本发明通过增加选择信号产生通路来产生提供给数据选择器的选择信号,以使该选择信号的变化沿与该第一信号接收通路和第二信号接收通路输出的信号的变化沿的时间间隔在预设的范围内,可以避免数据选择器出现数据穿通,从而可以提高合成数据的稳定性和准确度。

    减小输出信号时域不连续的DDS调制系统

    公开(公告)号:CN102163977B

    公开(公告)日:2014-04-02

    申请号:CN201110060776.9

    申请日:2011-03-14

    Abstract: 本发明涉及一种减小输出信号时域不连续的DDS调制系统。本发明的DDS调制系统引入3个缓冲逻辑、1个溢出自动检测逻辑、1个MUX开关和1个DEMUX开关。由于在输入选择路由逻辑输出的频率、相位、幅度控制字后分别加入由溢出自动检测逻辑控制的缓冲逻辑,实现了当频率、相位、幅度信号发生更新时,也不会立即影响DDS调制通路参数。因此,本发明可实现DDS调制系统参数只在特定通路状态下更新,从而大大减小了DDS调制系统输出信号在时域的不连续性,同时,本发明的DDS调制系统还具有抗干扰性。本发明电路可广泛应用于基于DDS方式的数字通信领域。

    一种基于时间-数字转换器电路的多芯片同步结构

    公开(公告)号:CN106970679B

    公开(公告)日:2019-06-07

    申请号:CN201710203560.0

    申请日:2017-03-30

    Abstract: 本发明公开了一种基于时间‑数字转换器电路的多芯片同步结构,包括N个内置了时间‑数字转换器和时序调节模块的电路芯片,芯片包含:同步指示信号接收端,用于接收芯片外部输入的同步指示信号;同步指示信号输出端,用于输出经过芯片内部触发器进行时序重采样后的同步指示信号,所述触发器的采样频率与最高频率时钟的时序完全对齐;时间‑数字转换器,用于将两上输入信号的时序延时量化成数字量,输入信号IN1为该芯片外部输入的同步指示信号,输入信号IN2为经过该芯片内部触发器进行时序重采样后的同步指示信号;时序调节模块,用于根据输入的数字量对同步指示信号输出延时进行调节。本发明采用了菊花链结构,减轻了同步指示信号源的负载。

    一种轨到轨电流输出开关

    公开(公告)号:CN106027057B

    公开(公告)日:2019-03-26

    申请号:CN201610338082.X

    申请日:2016-05-19

    Abstract: 本发明提供一种轨到轨电流输出开关,包括PMOS电流开关和NMOS电流开关,还包括第一BALUN和第二BALUN,PMOS电流开关和NMOS电流开关加相同的差分CMOS信号;PMOS电流开关将差分CMOS信号转换成第一差分电流信号,第一BALUN将第一差分电流信号转换成第一单端信号输出,PMOS电流开关完成地轨道输出;NMOS电流开关将差分CMOS信号转换成第二差分电流信号,第二BALUN将第二差分电流信号转换成第二单端信号输出,NMOS电流开关完成电源轨道输出。本发明提出一种新的电流开关结构,相对于原来的电流开关电路,本发明的电路输出摆幅更大,能实现轨到轨输出。

    基于反馈的电荷泵电路
    6.
    发明授权

    公开(公告)号:CN101888181B

    公开(公告)日:2012-09-05

    申请号:CN201010242318.2

    申请日:2010-08-02

    Abstract: 本发明涉及一种电荷泵电路,它包括一个高压产生单元、一个降压单元和一个反馈控制单元。本发明在传统电荷泵电路基础上增加了一个降压单元和一个反馈控制单元,高压产生单元的电荷泵增益与MOS管阈值电压无关,使增压效率提高了20%以上;电荷泵采用两个充电通路交替向负载充电的方式,使电荷泵充电速度提高到2倍以上,电荷泵采用反馈方式得到一定范围内的连续输出电压值,且输出电压值大于电源电压。本发明兼具增压效率高、充电速度快、输出电压值连续的优点,有效地克服了传统电荷泵电路增压效率低、充电速度慢、输出电压值离散的缺点。本发明可广泛应用于数模混合电路领域。

    伪随机分频信号产生电路及方法

    公开(公告)号:CN114421931B

    公开(公告)日:2023-09-22

    申请号:CN202210108022.4

    申请日:2022-01-28

    Abstract: 本发明提供了一种伪随机分频信号产生电路及方法,所述伪随机分频信号产生电路包括伪随机序列发生模块、分频模块及输出模块。本发明将伪随机序列发生模块、分频模块及输出模块结合起来,实现了对固定时钟脉冲的随机化分频,在降低时钟频率的同时,使得噪声功率谱密度均匀的分布在整个频域内,从而使得所有频率范围内具有相同能量密度的噪声,达到抗噪声干扰的目的,其产生的伪随机时钟脉冲信号可很好的用于要求失调较低的电路或者运算放大器,在自稳零运放中使用这种时钟进行失调电压校准时,在降低失调电压的同时,可以使时钟对运放输入端的影响呈现类似噪声的频谱特点,可有效避免使用周期性时钟造成的固定频点杂散,提高了抗干扰能力。

    伪随机分频信号产生电路及方法

    公开(公告)号:CN114421931A

    公开(公告)日:2022-04-29

    申请号:CN202210108022.4

    申请日:2022-01-28

    Abstract: 本发明提供了一种伪随机分频信号产生电路及方法,所述伪随机分频信号产生电路包括伪随机序列发生模块、分频模块及输出模块。本发明将伪随机序列发生模块、分频模块及输出模块结合起来,实现了对固定时钟脉冲的随机化分频,在降低时钟频率的同时,使得噪声功率谱密度均匀的分布在整个频域内,从而使得所有频率范围内具有相同能量密度的噪声,达到抗噪声干扰的目的,其产生的伪随机时钟脉冲信号可很好的用于要求失调较低的电路或者运算放大器,在自稳零运放中使用这种时钟进行失调电压校准时,在降低失调电压的同时,可以使时钟对运放输入端的影响呈现类似噪声的频谱特点,可有效避免使用周期性时钟造成的固定频点杂散,提高了抗干扰能力。

Patent Agency Ranking