一种波束形成系统中控制信息选取模块

    公开(公告)号:CN119766297A

    公开(公告)日:2025-04-04

    申请号:CN202411962627.5

    申请日:2024-12-30

    Abstract: 本发明涉及一种波束形成系统中控制信息选取模块,包括:控制信息校验模块,对控制表进行校验,校验通过则认为控制表正常,反之则异常;正确控制信息选取模块,根据控制信息校验模块的控制信息校验结果,选择一组正确控制信息作为基准控制表控制系统工作模式;校验结果汇总模块,收集控制信息校验模块的控制信息校验结果,汇总到BIT信息中,供系统实时查看控制信息校验状态。本发明在阵面正常工作时,接收所有数字组件的控制信息并进行控制信息的校验,根据校验结果选取一组正确的控制信息,并以该组控制信息为基准进行阵面工作模式、控制字提取等工作,可正常检测并剔除异常组件的控制信息,有效提高波束形成系统的工作可靠性。

    一种多通道光纤速率动态配置模块及方法

    公开(公告)号:CN119254334A

    公开(公告)日:2025-01-03

    申请号:CN202411385332.6

    申请日:2024-09-30

    Abstract: 传统的光纤速率配置模块根据特定场景固定配置光纤传输速率,速率配置完毕后无法更改,同时,不同的多通道数据处理系统在使用光纤速率配置模块时,需要根据系统速率重新设计光纤速率配置模块,导致系统研制验证周期长。为此,本发明提出了一种多通道光纤速率动态配置模块及配置方法,通过设计了光纤速率动态重配置方案,可以根据FPGA的外部参考时钟、分频比和倍频系数等特性进行FPGA输入输出全部quad的光纤自适应速率配置。其具有参数配置简单、各种场景通用、应用方便的特点。

    一种实时流水数据加解密方法
    3.
    发明公开

    公开(公告)号:CN118523899A

    公开(公告)日:2024-08-20

    申请号:CN202410684898.2

    申请日:2024-05-30

    Abstract: 本发明涉及一种实时流水数据加解密方法,包括:S1,算法预处理:包括字节替换秘钥配置和比特扰乱、比特异或秘钥配置;S2,加密:包括字节替换、比特扰乱和比特异或;S3,解密:包括比特异或、比特扰乱和字节替换。本发明的实时流水轻量级无损数据加密算法,硬件资源需求少,适合声呐、通信、地震探测系统等实时性要求高的数据加密场景。

    一种基于FPGA多通道自适应合成模块及其实现方法

    公开(公告)号:CN115659889A

    公开(公告)日:2023-01-31

    申请号:CN202211352769.0

    申请日:2022-11-01

    Abstract: 本发明公开了一种基于FPGA多通道自适应合成模块及其实现方法,模块包括:参数管理模块,用于系统参数的配置和管理,多通道加模块复用时,通过配置参数管理部分,实现复用与资源优化;通道折叠加模块,通道折叠加模块是多通道加的核心模块,用于将总通道数对半相加,通过通道折叠加模块的迭代得到最后的加结果,同时中间折叠加的结果作为分组加结果输出;通道累加模块,区别于折叠加累加模块通过配置累加拍数对通道的时域上进行累加;位宽管理模块,针对不同的通道数和不同的分组数,在折叠加和累加的过程中,计算结果的位宽会发生变化,通过位宽管理预先配置好加结果位宽。本发明克服了传统通道合成模块不同场景定制化开发耗时耗力的缺点。

    一种基于波束形成的大规模通道校准方法

    公开(公告)号:CN119766349A

    公开(公告)日:2025-04-04

    申请号:CN202411962633.0

    申请日:2024-12-30

    Abstract: 本发明涉及一种基于波束形成的大规模通道校准方法,基于监测T/R模块、发射天线、接收天线、正常组件、波束合成模块和通道校准模块实现,其中,监测T/R模块产生基准通道信号,送至发射天线和通道校准模块;发射天线将基准通道信号通过电磁波从空域发射出去;接收天线接收电磁波信号,转换成电信号;正常组件完成电信号的放大、混频、采样、滤波处理,形成通道校准数据;波束合成模块接收所有通道校准数据,完成波束合成处理,形成波束;通道校准模块接收基准通道信号和波束数据,完成通道校准处理。本发明通过引入波束形成,将同时多通道的校准数据合成处理为单个波束的数据,极大降低了数据量,节省了后续的测试计算机测试处理时间。

    一种基于FPGA的多通道数据同步方法

    公开(公告)号:CN119396749A

    公开(公告)日:2025-02-07

    申请号:CN202411199779.4

    申请日:2024-08-29

    Abstract: 本发明属于雷达信号处理技术领域,公开了一种基于FPGA的多通道数据同步方法。该多通道数据同步方法涉及配置参数解析模块解析配置包、设置数据同步控制模块参考阈值、例化N个数据缓存器FIFO、判断实际有效的数据缓存器FIFO数量是否超过数据同步控制模块参考阈值i以及各数据缓存器FIFO缓存数据个数是否超过容错距离门数量M、输出读使能信号、读取所有数据缓存器FIFO的数据等。本发明所有参数可配置,用户可以通过更改配置参数的方式进行通道数量和容错距离门数量的调整,可实现多参数控制、接口标准化和通用化,能够满足信号处理领域FPGA数据处理的多波束计算的需求。

    一种多通道自适应速率乘权模块及方法

    公开(公告)号:CN119254286A

    公开(公告)日:2025-01-03

    申请号:CN202411391166.0

    申请日:2024-10-08

    Abstract: 传统的多通道乘权模块及方法根据AD数据的数据率、输入路数、单路通道数和输出多波束数等数据特征需定制化设计。为克服现有技术中的不足,本发明提出了一种多通道自适应速率乘权模块及方法,该模块及方法设计了通用多通道数据加权架构,可以根据数据的数据率、输入路数、单路通道数和输出多波束数特性进行自适应进行通道加权。其具有各种场景通用、参数配置简单、应用方便的特点。

Patent Agency Ranking