-
公开(公告)号:CN118280928A
公开(公告)日:2024-07-02
申请号:CN202410181273.4
申请日:2023-12-21
Applicant: 北京智芯微电子科技有限公司 , 南京航空航天大学
IPC: H01L23/00 , G06F30/392 , G06F30/394 , G06F30/398 , G06F18/24 , G06F18/214
Abstract: 本发明公开了一种微粒器件、芯片、电子设备、芯片防护方法、装置及介质。采用微粒器件对芯片进行防护,由于该微粒器件的尺寸极小,相应地提升芯片内部散落微粒器件的数量,提升异常检测覆盖率。通过异构逻辑处理器对相同输入信号进行逻辑运算,得到该相同输入信号对应的多个逻辑运算结果,直接利用多个逻辑运算结果对芯片进行异常检测,不再需要如相关技术中利用不同延迟链输出的信号进行比较,更加及时快速地发现芯片异常,而且异构逻辑处理器中的逻辑运算单元结构简单。另外,相较于相关技术中各延迟线之间具有严格的约束条件,利用异构逻辑处理器对芯片进行防护,其普适性更强,能够更加灵活地在芯片内进行布局,利于提升芯片的安全性。
-
公开(公告)号:CN117457583B
公开(公告)日:2024-03-08
申请号:CN202311773106.0
申请日:2023-12-21
Applicant: 北京智芯微电子科技有限公司 , 南京航空航天大学
IPC: H01L23/00 , G06F30/392 , G06F30/394 , G06F30/398 , G06F18/24 , G06F18/214
-
公开(公告)号:CN118280928B
公开(公告)日:2024-12-10
申请号:CN202410181273.4
申请日:2023-12-21
Applicant: 北京智芯微电子科技有限公司 , 南京航空航天大学
IPC: H01L23/00 , G06F30/392 , G06F30/394 , G06F30/398 , G06F18/24 , G06F18/214
Abstract: 本发明公开了一种微粒器件、芯片、电子设备、芯片防护方法、装置及介质。采用微粒器件对芯片进行防护,由于该微粒器件的尺寸极小,相应地提升芯片内部散落微粒器件的数量,提升异常检测覆盖率。通过异构逻辑处理器对相同输入信号进行逻辑运算,得到该相同输入信号对应的多个逻辑运算结果,直接利用多个逻辑运算结果对芯片进行异常检测,不再需要如相关技术中利用不同延迟链输出的信号进行比较,更加及时快速地发现芯片异常,而且异构逻辑处理器中的逻辑运算单元结构简单。另外,相较于相关技术中各延迟线之间具有严格的约束条件,利用异构逻辑处理器对芯片进行防护,其普适性更强,能够更加灵活地在芯片内进行布局,利于提升芯片的安全性。
-
公开(公告)号:CN117457583A
公开(公告)日:2024-01-26
申请号:CN202311773106.0
申请日:2023-12-21
Applicant: 北京智芯微电子科技有限公司 , 南京航空航天大学
IPC: H01L23/00 , G06F30/392 , G06F30/394 , G06F30/398 , G06F18/24 , G06F18/214
Abstract: 本发明公开了一种微粒器件、芯片、电子设备、芯片防护方法、装置及介质。采用微粒器件对芯片进行防护,由于该微粒器件的尺寸极小,相应地提升芯片内部散落微粒器件的数量,提升异常监测覆盖率。通过异构逻辑处理器对相同输入信号进行逻辑运算,得到该相同输入信号对应的多个逻辑运算结果,直接利用多个逻辑运算结果对芯片进行异常监测,不再需要如相关技术中利用不同延迟链输出的信号进行比较,更加及时快速地发现芯片异常,而且异构逻辑处理器中的逻辑运算单元结构简单。另外,相较于相关技术中各延迟线之间具有严格的约束条件,利用异构逻辑处理器对芯片进行防护,其普适应更强,能够更加灵活地在芯片内进行布局,利于提升芯片的安全性。
-
公开(公告)号:CN119128838A
公开(公告)日:2024-12-13
申请号:CN202411051708.X
申请日:2024-08-01
Applicant: 北京智芯微电子科技有限公司 , 北京智芯半导体科技有限公司
Abstract: 本发明涉及信息安全技术领域,提供一种信息系统操作者的认证方法及认证系统、计算机设备。所述方法包括:在操作者登录信息系统时,利用信息系统预置的应用密钥以及操作设备的应用密钥对多个操作设备进行认证;多个操作设备均内置有安全芯片,所述安全芯片预置应用密钥,所述安全芯片的应用密钥是基于所述信息系统的应用密钥进行分散处理得到的;在多个操作设备认证成功后,通过多个操作设备同时对操作者的身份进行认证。本发明通过信息系统与各个操作设备之间的相互关联的应用密钥参与操作设备的认证过程,确认操作设备为信息系统指定的安全操作设备,再利用认证的多个操作设备同时对操作者的身份进行认证,提高了信息系统的安全性。
-
公开(公告)号:CN119088167A
公开(公告)日:2024-12-06
申请号:CN202411007661.7
申请日:2024-07-25
Applicant: 北京智芯微电子科技有限公司 , 北京智芯半导体科技有限公司
Abstract: 本发明提供一种智能卡时间控制器的控制方法、装置和电子设备,属于电力设备技术领域。方法包括:在需要使用临时会话的情况下,调用启动时间计数器接口,启动时间计数器;在生成临时会话密钥的情况下,调用获取时间接口,获取时间计数器的第一时间;在使用临时会话密钥的情况下,调用获取时间接口,获取时间计数器的第二时间;基于第二时间和第一时间的差值,与临时会话密钥的设定有效时间阈值的对比结果,确定临时会话密钥的使用状态;调用停止时间计数器接口,将时间计数器的时间计数值清零。本发明解决现有的标准java智能卡API接口包没有标准的时间控制接口供使用,导致在电力设备中无法实现智能卡时间控制器的控制方法的问题。
-
公开(公告)号:CN118101340B
公开(公告)日:2024-07-09
申请号:CN202410487817.X
申请日:2024-04-23
Applicant: 北京智芯微电子科技有限公司
Abstract: 本发明提供一种数据安全传输方法、装置和电子设备,属于数据处理技术领域。方法包括:通过预设动态密钥分散因子的部分数据对会话密钥包中的第一原始密钥进行分散,得到第一加密密钥;通过第一加密密钥对待发送的第一指令的指令明文进行加密,得到第一待发送密文;计算第一待发送密文的摘要值,并将第一待发送密文的摘要值作为下一次加密时使用的预设动态密钥分散因子;发送第一待发送密文至电力设备。本发明中每一次的摘要值都覆盖前一次的摘要值作为预设动态密钥分散因子,从而实现在每次数据加密时预设动态密钥分散因子的动态更新,进而实现动态密钥,从而降低外部非法获取会话密钥包后传输数据被篡改的概率和降低电力设备被恶意攻击的风险。
-
公开(公告)号:CN117036774A
公开(公告)日:2023-11-10
申请号:CN202310781089.9
申请日:2023-06-28
Applicant: 北京智芯半导体科技有限公司 , 北京智芯微电子科技有限公司
IPC: G06V10/764 , G06V10/774 , G06V10/80 , G06N3/0464 , G06N3/084 , G06N3/09
Abstract: 本发明提供一种配电房目标检测方法、装置和电子设备,属于配电房监控技术领域。方法包括:确定对配电房采集的目标图像;输入目标图像至目标检测模型,得到目标检测模型输出的目标图像的检测结果;目标检测模型用于基于预设特征提取网络对目标图像进行特征提取得到的多尺度特征,对目标图像进行目标检测;预设特征提取网络是基于网络宽度增加处理、网络深度增加处理以及输入图像分辨率增加处理得到的;目标检测模型是基于对配电房采集的样本图像以及样本图像对应的样本标签训练得到的。本发明通过平衡了网络的深度、宽度和图像的分辨率的三个维度,轻量化了模型,减少了模型权重参数,节省了计算量,从而可在更廉价的硬件设备上部署。
-
公开(公告)号:CN116561772A
公开(公告)日:2023-08-08
申请号:CN202310844077.6
申请日:2023-07-11
Applicant: 北京智芯微电子科技有限公司 , 北京智芯半导体科技有限公司
Abstract: 本发明实施例提供一种可信静态度量值计算方法、装置、存储介质及处理器,属于信息安全领域。所述可信静态度量值计算方法包括:获取待度量文件,所述待度量文件包括应用源数据和应用属性数据;采用哈希算法对所述应用源数据进行哈希运算,得到第一哈希结果;将所述第一哈希结果与所述应用属性数据进行拼接,并对拼接后的数据进行哈希运算,得到静态度量值。通过将应用源数据和应用属性数据加入到静态度量值的计算过程中,使得计算得到的静态度量值是基于多个因子得到的,相对于现有技术中采用单一源数据计算,采用本实施例中的方法计算得到静态度量值更加完整,提高了静态度量值的可靠性。
-
公开(公告)号:CN114880102B
公开(公告)日:2022-10-25
申请号:CN202210777766.5
申请日:2022-07-04
Applicant: 北京智芯半导体科技有限公司 , 北京智芯微电子科技有限公司
Abstract: 本发明公开了一种安全芯片及其多任务调度方法和装置、存储介质,所述方法包括:获取当前线程在执行任务时的时间阶段,其中,时间阶段包括协处理器计算时间阶段;在当前线程处于协处理器计算时间阶段时,获取系统当前时间,并根据多个线程的优先级顺序或时间片轮转顺序确定下一个待切换线程;在系统当前时间与下一个待切换线程的上次退出时间之差大于或等于下一个待切换线程的协处理器计算时间时,切换至下一个待切换线程。本发明的调度方法,能够实现安全芯片各协处理器和CPU并行运算,提高芯片利用率和处理速度,避免出现因多任务调度而引起的资源浪费,效率低下和CPU闲置等待的问题。
-
-
-
-
-
-
-
-
-