-
公开(公告)号:CN117708603A
公开(公告)日:2024-03-15
申请号:CN202311459092.5
申请日:2023-11-03
Applicant: 北京智芯微电子科技有限公司 , 国网山东省电力公司信息通信公司 , 国家电网有限公司
IPC: G06F18/22 , G06F11/30 , G06F123/02
Abstract: 本发明涉及集成电路领域,公开一种故障关联度的预测方法与系统、多核处理器以及芯片。所述方法包括:确定变电站内的参照设备在发生故障的预设时间段内的标准参数序列与待预测设备在预设时间段内的第一特定参数序列之间的关联系数;根据待预测设备在预设时间段内的第一特定参数序列与待预测设备在待预测时间段内的第一特定参数序列,确定待预测设备的特定参数在不同时间段内的相似度,其中待预测时间段与预设时间段的时长相同;以及根据关联系数与相似度,确定待预测设备与参照设备同时发生故障的关联度。本发明在参照设备出现故障时预测其他设备发生故障的关联度,从而在关联度较大时可通知其他设备,实现高协同性,最大程度减小故障带来的危害。
-
公开(公告)号:CN117609107A
公开(公告)日:2024-02-27
申请号:CN202311501889.7
申请日:2023-11-10
Applicant: 北京智芯微电子科技有限公司 , 国网山东省电力公司信息通信公司 , 国家电网有限公司
Abstract: 本发明公开了一种多核处理器高速访问控制方法、装置、存储模块及芯片,控制方法应用于第一单元和第二单元之间的信息交互。第一单元的存储空间被划分为多个子存储空间,第二单元包括多个处理器单元,每一个子存储空间与一个处理器单元相匹配。控制方法包括:在子存储空间存储的数据未进行更新的情况下,若发出请求的处理器单元访问过请求访问的子存储空间,发出请求的处理器单元不对请求访问的子存储空间进行访问。在子存储空间的数据没有更新的情况下,处理器单元可以通过读取自身的缓存来使用这些数据,而不需要再次对子存储空间的数据进行访问,这样可以节省处理器单元进行数据访问的次数和时间,有利于提高效率。
-
公开(公告)号:CN119940249A
公开(公告)日:2025-05-06
申请号:CN202411705212.X
申请日:2024-11-26
Applicant: 北京智芯微电子科技有限公司
IPC: G06F30/34 , G06F30/392 , G06F30/394 , G06F30/398 , G06F15/78 , G06F13/38 , G06F13/16 , G06F115/02
Abstract: 本申请公开了一种面向多核处理器的可重构互联电路、实现方法和芯片,属于芯片技术领域。该电路包括:多主多从路由仲裁结构和互联组件,多核处理器与多主多从路由仲裁结构连接,多主多从路由仲裁结构通过互联组件连接嵌入式FPGA,多主多从路由仲裁结构,用于对多核处理器内部或者多核处理器与嵌入式FPGA之间的数据传输进行识别和路由仲裁,为数据传输分配相应的互联资源,互联资源基于互联组件实现;互联组件用于管理并传递互联组件连接的接口之间的通信,接口为所述多核处理器侧的接口和/或所述嵌入式FPGA侧的接口。本申请实现了多核处理器和嵌入式FPGA之间的实时、可靠和高效互联,可以降低对硬件资源的需求,减小系统级芯片的体积。
-
公开(公告)号:CN117609114B
公开(公告)日:2024-09-03
申请号:CN202311499211.X
申请日:2023-11-10
Applicant: 北京智芯微电子科技有限公司
Abstract: 本发明公开了一种多核处理器数据共享控制方法、装置、存储模块及芯片,控制方法应用于第一单元和第二单元之间的信息交互。第一单元的存储空间被划分为多个子存储空间,第二单元包括多个处理器单元,每一个子存储空间与一个处理器单元相匹配。控制方法包括:在发出请求的处理器单元与请求访问的子存储空间相匹配的情况下,发出请求的处理器单元能够直接访问请求访问的子存储空间。主处理器单元用于设置每一个处理器单元的访问权限。每一个处理器单元可以通过主处理器单元更改访问权限,使得每一个处理器单元可以访问任意一个子存储空间,提高了处理器单元对子存储空间的访问效率,也就提高了第二单元对第一单元的访问效率。
-
公开(公告)号:CN117609114A
公开(公告)日:2024-02-27
申请号:CN202311499211.X
申请日:2023-11-10
Applicant: 北京智芯微电子科技有限公司
Abstract: 本发明公开了一种多核处理器数据共享控制方法、装置、存储模块及芯片,控制方法应用于第一单元和第二单元之间的信息交互。第一单元的存储空间被划分为多个子存储空间,第二单元包括多个处理器单元,每一个子存储空间与一个处理器单元相匹配。控制方法包括:在发出请求的处理器单元与请求访问的子存储空间相匹配的情况下,发出请求的处理器单元能够直接访问请求访问的子存储空间。主处理器单元用于设置每一个处理器单元的访问权限。每一个处理器单元可以通过主处理器单元更改访问权限,使得每一个处理器单元可以访问任意一个子存储空间,提高了处理器单元对子存储空间的访问效率,也就提高了第二单元对第一单元的访问效率。
-
-
-
-