集成电路系统、缓冲器电路及其方法

    公开(公告)号:CN111884632B

    公开(公告)日:2024-06-11

    申请号:CN202010294845.1

    申请日:2020-04-15

    Abstract: 本发明的实施例涉及集成电路系统、缓冲器电路及其方法,缓冲器电路,包括与输入端子和输出端子之间的缓冲器串联耦合的输入端子、输出端子、缓冲器以及RC电路。其中,RC电路配置为相对于在输入端子处接收的输入信号的逻辑电压电平之间的转换时间,增加在输出端子处生成的输出信号的逻辑电压电平之间的转换时间,并且输出信号的转换时间是基于输入信号的逻辑反相的持续时间。

    电平移位器以及电平移位方法

    公开(公告)号:CN112019204B

    公开(公告)日:2025-01-03

    申请号:CN202010398153.1

    申请日:2020-05-12

    Abstract: 一种电平移位器,包括输入电路,具有配置为接收处于第一和第二电压电平互的补输入信号的第一和第二输入端子;交叉锁存电路,耦合至输入电路,交叉锁存电路具有配置为提供处于第三和第四电压电平的互补输出信号的第一和第二输出端子,其中,输入电路包括配置为基于输入信号输出处于第一和第四电压电平的第一和第二控制信号的第一和第二控制节点;以及跟踪电路,耦合至输入电路和交叉锁存电路,配置为基于第一和第二控制信号向交叉锁存电路输入第一和第二跟踪信号,其中,第一跟踪信号是第一和第三电压电平中的较大者,并且第二跟踪信号是第二和第三电压电平中的较大者。本发明的实施例还涉及电平移位方法。

    缓冲器电路及其方法
    4.
    发明授权

    公开(公告)号:CN112202441B

    公开(公告)日:2024-09-06

    申请号:CN202010652833.1

    申请日:2020-07-08

    Abstract: 一种电路包括第一反相器和第二反相器。第一反相器耦合到输入端子。输入端子接收在第一电压域中变化的输入信号。第二反相器耦合在第一反相器和输出端子之间。第二反相器生成在第二电压域中变化的输出信号。第一反相器包括第一PMOS晶体管和第一NMOS晶体管。第一PMOS晶体管由从输入信号生成的第一输入跟踪信号偏置。第一输入跟踪信号在第三电压域中变化。第一NMOS晶体管由从输入信号生成的第二输入跟踪信号偏置。第二输入跟踪信号在第二电压域中变化。本公开的实施例还涉及缓冲器电路以及用于操作缓冲器电路的方法。

    位准移位器、包含位准移位器的集成电路及信号转换方法

    公开(公告)号:CN113067575A

    公开(公告)日:2021-07-02

    申请号:CN202110251770.3

    申请日:2021-03-08

    Inventor: 林宛彦 余宗欣

    Abstract: 一种位准移位器、包含位准移位器的集成电路及信号转换方法。位准移位器包括晶体管网络与自定时电路。晶体管网络用以于转换时间段在处于第一电压域的第一节点处接收信号且在处于第二电压域的第二节点处产生相应信号。自定时电路用以基于第一节点处的信号来接收起始信号且产生电压转换加速器信号,电压转换加速器信号用以在转换时间段到期之前上拉第二节点。

    缓冲器电路及其方法
    6.
    发明公开

    公开(公告)号:CN112202441A

    公开(公告)日:2021-01-08

    申请号:CN202010652833.1

    申请日:2020-07-08

    Abstract: 一种电路包括第一反相器和第二反相器。第一反相器耦合到输入端子。输入端子接收在第一电压域中变化的输入信号。第二反相器耦合在第一反相器和输出端子之间。第二反相器生成在第二电压域中变化的输出信号。第一反相器包括第一PMOS晶体管和第一NMOS晶体管。第一PMOS晶体管由从输入信号生成的第一输入跟踪信号偏置。第一输入跟踪信号在第三电压域中变化。第一NMOS晶体管由从输入信号生成的第二输入跟踪信号偏置。第二输入跟踪信号在第二电压域中变化。本公开的实施例还涉及缓冲器电路以及用于操作缓冲器电路的方法。

    电平移位器以及电平移位方法

    公开(公告)号:CN112019204A

    公开(公告)日:2020-12-01

    申请号:CN202010398153.1

    申请日:2020-05-12

    Abstract: 一种电平移位器,包括输入电路,具有配置为接收处于第一和第二电压电平互的补输入信号的第一和第二输入端子;交叉锁存电路,耦合至输入电路,交叉锁存电路具有配置为提供处于第三和第四电压电平的互补输出信号的第一和第二输出端子,其中,输入电路包括配置为基于输入信号输出处于第一和第四电压电平的第一和第二控制信号的第一和第二控制节点;以及跟踪电路,耦合至输入电路和交叉锁存电路,配置为基于第一和第二控制信号向交叉锁存电路输入第一和第二跟踪信号,其中,第一跟踪信号是第一和第三电压电平中的较大者,并且第二跟踪信号是第二和第三电压电平中的较大者。本发明的实施例还涉及电平移位方法。

    集成电路系统、缓冲器电路及其方法

    公开(公告)号:CN111884632A

    公开(公告)日:2020-11-03

    申请号:CN202010294845.1

    申请日:2020-04-15

    Abstract: 本发明的实施例涉及集成电路系统、缓冲器电路及其方法,缓冲器电路,包括与输入端子和输出端子之间的缓冲器串联耦合的输入端子、输出端子、缓冲器以及RC电路。其中,RC电路配置为相对于在输入端子处接收的输入信号的逻辑电压电平之间的转换时间,增加在输出端子处生成的输出信号的逻辑电压电平之间的转换时间,并且输出信号的转换时间是基于输入信号的逻辑反相的持续时间。

Patent Agency Ranking