用于带宽可调锁相环的可编程电荷泵电路

    公开(公告)号:CN111917412B

    公开(公告)日:2022-06-03

    申请号:CN202010826340.5

    申请日:2020-08-17

    Abstract: 用于带宽可调锁相环的可编程电荷泵电路,涉及集成电路,本发明包括低通滤波器、电荷泵核心电路、电荷泵偏置电路、控制电路和上下拉电路,控制电路具有UP信号输入端和DN信号输入端,以及控制信号输出端,电荷泵偏置电路对电荷泵核心电路输出偏置电压Vbp和Vbn,还对上下拉电路输出上拉控制电压Vbc,电荷泵核心电路的Vctrl信号端经过低通滤波器向上下拉电路输出第一控制信号,第一控制控制信号经过一个电阻成为向电荷泵偏置电路输出的第二控制信号。本发明能够有效抑制电荷共享和时钟馈通等非理想效应,增强电流匹配性。

    一种扩频时钟信号测试装置和方法

    公开(公告)号:CN112367078B

    公开(公告)日:2024-10-18

    申请号:CN202010097987.9

    申请日:2020-02-17

    Abstract: 本发明属于电子测试领域,具体涉及一种扩频时钟信号测试装置和方法。本发明对被测试的扩频时钟信号和参考时钟信号两路信号分别进行低通滤波,滤除高次谐波,保留基频部分;将两路低通滤波后的信号进行混频和低通滤波后进行过零检测获得数字基带信号;分析数字基带信号获得波形参数,与预期波形参数进行比对,判决测试结果是否在预期范围内。本发明可以对FPGA、CPLD、ARM微控制器、PowerPC微控制、DSP微控制器等各种数字器件的扩频时钟进行采样和分析,且硬件成本低,测试响应速度快,并且可以在一定程度上替代昂贵的台式测试仪器设备,有很强的可实施性。

    并列式FPGA
    3.
    发明授权

    公开(公告)号:CN111858462B

    公开(公告)日:2023-05-16

    申请号:CN202010673562.8

    申请日:2020-07-14

    Abstract: 并列式FPGA,涉及集成电路,本发明包括至少一个并列式模块,所述并列式模块包括至少两列CFM模块,相邻两个CFM模块列之间至少有一列INF模块,各CFM模块通过布线资源与INF模块连接;所述CFM模块包括下述模块之一种或一种以上:输入输出模块、块状RAM存储模块、高带宽存储模块、高速串行接口、高速串行计算机扩展总线、数字信号处理模块、时钟管理模块、模数转换模块、数模转换模块、处理器模块、图像处理器模块。本发明可以根据FPGA的实际应用环境,在FPGA内部快速集成各种功能和面积存在差异的模块,同时将复杂的FPGA硬件设计和软件算法进行了简单化。

Patent Agency Ranking