数据解扰装置及数据解扰方法

    公开(公告)号:CN101273573A

    公开(公告)日:2008-09-24

    申请号:CN200680035579.9

    申请日:2006-09-25

    Inventor: 妹尾大吾

    CPC classification number: H04L9/0866 H04L9/0891 H04L2209/34

    Abstract: 在进行针对包含错误的数据的数据解扰时,将针对解扰所需的种子值有错的对策,在不存在CPU的系统中实现。由于包括:FIFO装置(202),其保持数据;纠错装置(205),其从所述FIFO装置接收数据内容进行检错;ID保持寄存器(204),如果判断为该纠错装置的检错的结果是正确的数据,则保持数据解扰所需要的种子或种子生成所需要的信息(以下,称为种子信息);以及解扰部(203),使用该ID保持寄存器的值,从所述FIFO装置接收数据,进行解扰,从而,为了利用传输数据,即使在CPU不能管理种子值的状况下,也可以数据解扰。

    数据交织装置
    3.
    发明公开

    公开(公告)号:CN101032085A

    公开(公告)日:2007-09-05

    申请号:CN200580033098.X

    申请日:2005-09-05

    Inventor: 妹尾大吾

    Abstract: 在数据交织装置中,利用SRAM分配电路(800)判断DMA装置(100)发送的用于解交织的地址信息为存储区域SRAM(700~730)前半部(SRAM700、710)还是后半部(SRAM720、730),并进行分配。另外,DMA装置(100)每次发送2个地址,与一个地址对应的数据被写入到与上述不同地分割而成的第1存储区域(SRAM700和720的任一个),同时,与另一个地址对应的数据被写入到第2存储区域(SRAM710和730的任一个)。发送用于选取交织数据的地址的DMA装置(200),与SRAM分配电路(810)相对应,同样地进行存储区域SRAM中前半区域和后半区域的同时处理以及第1和第2存储区域的同时处理。因此不增加频率地提高处理速度。

    数据解扰装置及数据解扰方法

    公开(公告)号:CN101273573B

    公开(公告)日:2011-09-07

    申请号:CN200680035579.9

    申请日:2006-09-25

    Inventor: 妹尾大吾

    CPC classification number: H04L9/0866 H04L9/0891 H04L2209/34

    Abstract: 在进行针对包含错误的数据的数据解扰时,将针对解扰所需的种子值有错的对策,在不存在CPU的系统中实现。由于包括:FIFO装置(202),其保持数据;纠错装置(205),其从所述FIFO装置接收数据内容进行检错;ID保持寄存器(204),如果判断为该纠错装置的检错的结果是正确的数据,则保持数据解扰所需要的种子或种子生成所需要的信息(以下,称为种子信息);以及解扰部(203),使用该ID保持寄存器的值,从所述FIFO装置接收数据,进行解扰,从而,为了利用传输数据,即使在CPU不能管理种子值的状况下,也可以数据解扰。

    数据交织装置
    5.
    发明授权

    公开(公告)号:CN101032085B

    公开(公告)日:2010-06-09

    申请号:CN200580033098.X

    申请日:2005-09-05

    Inventor: 妹尾大吾

    Abstract: 在数据交织装置中,利用SRAM分配电路(800)判断DMA装置(100)发送的用于解交织的地址信息为存储区域SRAM(700~730)前半部(SRAM700、710)还是后半部(SRAM720、730),并进行分配。另外,DMA装置(100)每次发送2个地址,与一个地址对应的数据被写入到与上述不同地分割而成的第1存储区域(SRAM700和720的任一个),同时,与另一个地址对应的数据被写入到第2存储区域(SRAM710和730的任一个)。发送用于选取交织数据的地址的DMA装置(200),与SRAM分配电路(810)相对应,同样地进行存储区域SRAM中前半区域和后半区域的同时处理以及第1和第2存储区域的同时处理。因此不增加频率地提高处理速度。

    数据传输装置
    8.
    发明公开

    公开(公告)号:CN101206897A

    公开(公告)日:2008-06-25

    申请号:CN200710192724.0

    申请日:2007-11-16

    Inventor: 妹尾大吾

    CPC classification number: H04L25/03866

    Abstract: 本发明提供一种数据传输装置,对加扰后的交错数据进行解扰和交错解除并进行传输。交错存储器(13)以解扰单位存储交错数据。第二DMA装置(15)关于存储在交错存储器(13)中的交错数据,输出表示各字节的存储位置的数据位置信息。解扰装置(20)将从交错存储器(13)按每列各读出n(n为正整数)字节的数据(DIN)作为输入,根据从第二DMA装置(15)输出的数据位置信息(S2)进行解扰。

    数据处理装置
    9.
    发明公开

    公开(公告)号:CN1879343A

    公开(公告)日:2006-12-13

    申请号:CN200480033418.7

    申请日:2004-11-10

    Abstract: 本发明的数据处理装置具有:把由中央运算装置设定的ID信息与扇区数目相加,并将相加结果作为ID信息而输出的ID创建部(300);使用由ID创建部(300)输出的ID信息,生成初始扰频SEED值的扰频SEED表(103);生成针对传送数据的扰频SEED值(402)的常规扰频滤波器(104);在跳跃处理中具备的、保持跳跃目的地的扰频SEED值(401)的跳跃处理用扰频滤波器(301);选择扰频SEED值(401)和扰频SEED值(402)中的某一个,并输出到常规扰频滤波器(104)的选择器(105),由此,能够不依赖于传送中的数据的可靠性,进行扰频处理以及解扰处理。

Patent Agency Ranking