-
公开(公告)号:CN1200547A
公开(公告)日:1998-12-02
申请号:CN98107739.0
申请日:1998-02-04
Applicant: 松下电器产业株式会社
Inventor: 岩田徹
IPC: G11C11/401
CPC classification number: H03K19/01707 , H03K19/0013
Abstract: 电荷泵电路包括第一泵部分。该第一泵部分包括具有第一控制端的第一转换元件、具有第二控制端的第二转换元件和分别耦合到第一转换元件和第二转换元件上的一个节点。所述电荷泵电路响应第一驱动电压信号和第二驱动电压信号通过第一转换元件和第二转换元件的互补作用将输入电压转换成输出电压,并经过输出端输出输出电压。所述节点与第一控制端和第二控制端电绝缘。
-
公开(公告)号:CN1505267A
公开(公告)日:2004-06-16
申请号:CN200310117975.4
申请日:2003-11-26
Applicant: 松下电器产业株式会社
IPC: H03L7/093
CPC classification number: H04L25/493
Abstract: 一种接收机电路,接收数据信号(RDP、RDM)及时钟脉冲信号(RCKP、RCKM),用信号检测部(300)的频率检测电路(5)检测根据钟脉冲信号(RCKP、RCKM)的信号变动次数。而且,当该变动次数在预先确定的设定值以下时,由频率检测电路(5)向数据处理部(100)的1∶7串并行转换电路(2)具有的复位信号输入端子(NR)输出使其进行复位动作的信号,限制接受数据的输出。实现了在通过电缆接收信号的接收机电路中,不设置上拉电阻及下拉电阻,可用低电力检测电缆的脱开情况,而且能提高抗干扰性。
-
公开(公告)号:CN1259777C
公开(公告)日:2006-06-14
申请号:CN200310117975.4
申请日:2003-11-26
Applicant: 松下电器产业株式会社
IPC: H03L7/093
CPC classification number: H04L25/493
Abstract: 一种接收机电路,接收数据信号(RDP、RDM)及时钟脉冲信号(RCKP、RCKM),用信号检测部(300)的频率检测电路(5)检测根据钟脉冲信号(RCKP、RCKM)的信号变动次数。而且,当该变动次数在预先确定的设定值以下时,由频率检测电路(5)向数据处理部(100)的1∶7串并行转换电路(2)具有的复位信号输入端子(NR)输出使其进行复位动作的信号,限制接受数据的输出。实现了在通过电缆接收信号的接收机电路中,不设置上拉电阻及下拉电阻,可用低电力检测电缆的脱开情况,而且能提高抗干扰性。
-
公开(公告)号:CN1440123A
公开(公告)日:2003-09-03
申请号:CN03106116.8
申请日:2003-02-18
Applicant: 松下电器产业株式会社
CPC classification number: H03L7/0805 , H03K5/133 , H03K5/1504 , H03L7/07 , H03L7/08 , H03L7/0812 , H03L7/0814
Abstract: 本发明提供一种多相时钟传送电路和多相时钟传送方法,在多相时钟传送电路中,具有生成并输出与参考时钟同步的时钟和对应所述参考时钟与所述时钟之间的相位差的控制信号的时钟发生部、和根据所述时钟和所述控制信号生成并输出多相时钟的延时电路。时钟发生部生成包含有所述参考时钟频率的整数倍频率的信号并将其作为所述时钟输出。延时电路具有串联连接的、分别对被输入的信号根据控制信号给予延时并输出的多个延时单元、并输入所述时钟的电路,将所述多个延时单元分别输出的信号作为构成所述多相时钟的信号输出。从而可获得减小用于传送多相时钟的必要的布线面积,并且可减少各相时钟间的非对称的有益效果。
-
公开(公告)号:CN1278511C
公开(公告)日:2006-10-04
申请号:CN03141145.2
申请日:2003-06-11
Applicant: 松下电器产业株式会社
Inventor: 岩田徹
IPC: H04L7/02
CPC classification number: H03L7/0805 , H03K5/135 , H03K2005/00208 , H03L7/07 , H03L7/081 , H03L7/087 , H03L7/0995 , H04L7/0037 , H04L7/0041 , H04L7/0337
Abstract: 本发明涉及时钟恢复电路。提供了能够对应高速数据传输的时钟恢复电路,边缘检测电路(220)检测在来自VCO200的多相时钟CLK0~CLK4中的哪2个时钟的边缘之间转移了输入数据信号Data,边缘检测电路(220)根据检测结果在预定期间激活屏蔽信号W0~W4中的1个,延迟单元(200a~200e)的每一个响应来自边缘检测电路(220)的屏蔽信号W0~W4中相对应的屏蔽信号,选择前一级延迟单元的输出信号或者来自延迟电路(210)的输入数据信号D__Data。
-
公开(公告)号:CN1228918C
公开(公告)日:2005-11-23
申请号:CN03106116.8
申请日:2003-02-18
Applicant: 松下电器产业株式会社
CPC classification number: H03L7/0805 , H03K5/133 , H03K5/1504 , H03L7/07 , H03L7/08 , H03L7/0812 , H03L7/0814
Abstract: 本发明提供一种多相时钟传送电路和多相时钟传送方法,在多相时钟传送电路中,具有生成并输出与参考时钟同步的时钟和对应所述参考时钟与所述时钟之间的相位差的控制信号的时钟发生部、和根据所述时钟和所述控制信号生成并输出多相时钟的延时电路。时钟发生部生成包含有所述参考时钟频率的整数倍频率的信号并将其作为所述时钟输出。延时电路具有串联连接的、分别对被输入的信号根据控制信号给予延时并输出的多个延时单元、并输入所述时钟的电路,将所述多个延时单元分别输出的信号作为构成所述多相时钟的信号输出。从而可获得减小用于传送多相时钟的必要的布线面积,并且可减少各相时钟间的非对称的有益效果。
-
公开(公告)号:CN1476194A
公开(公告)日:2004-02-18
申请号:CN03141145.2
申请日:2003-06-11
Applicant: 松下电器产业株式会社
Inventor: 岩田徹
IPC: H04L7/02
CPC classification number: H03L7/0805 , H03K5/135 , H03K2005/00208 , H03L7/07 , H03L7/081 , H03L7/087 , H03L7/0995 , H04L7/0037 , H04L7/0041 , H04L7/0337
Abstract: 本发明涉及时钟恢复电路。提供了能够对应高速数据传输的时钟恢复电路,边缘检测电路220检测在来自VCO200的多相时钟CLK0~CLK4中的哪2个时钟的边缘之间转移了输入数据信号Data,边缘检测电路220根据检测结果在预定期间激活屏蔽信号W0~W4中的1个,延迟单元200a~200e的每一个响应来自边缘检测电路220的屏蔽信号W0~W4中相对应的屏蔽信号,选择前一级延迟单元的输出信号或者来自延迟电路210的输入数据信号D_Data。
-
公开(公告)号:CN1298134C
公开(公告)日:2007-01-31
申请号:CN03159865.X
申请日:2003-09-26
Applicant: 松下电器产业株式会社
CPC classification number: H03K5/135 , H03K2005/00156 , H04L7/0008 , H04L7/02
Abstract: 本发明提供一种能够以简单的电路结构,不附加等待时间地进行输入信号的同步电路。为此,该同步电路具备依照输入信号SIN的转变点与同步用时钟SCK的边缘的时间关系来输出控制信号CTL的状态检测电路(102),基于上述控制信号CTL将延迟附加到上述输入信号SIN的延迟选择电路(101),以及使从上述延迟选择电路(101)输出的信号SD同步于上述同步用时钟SCK进行输出的锁存电路(103)。
-
公开(公告)号:CN1200432C
公开(公告)日:2005-05-04
申请号:CN98107739.0
申请日:1998-02-04
Applicant: 松下电器产业株式会社
Inventor: 岩田徹
IPC: G11C11/401 , G05F3/08
CPC classification number: H03K19/01707 , H03K19/0013
Abstract: 电荷泵电路包括第一泵部分。该第一泵部分包括具有第一控制端的第一转换元件、具有第二控制端的第二转换元件和分别耦合到第一转换元件和第二转换元件上的一个节点。所述电荷泵电路响应第一驱动电压信号和第二驱动电压信号通过第一转换元件和第二转换元件的互补作用将输入电压转换成输出电压,并经过输出端输出电压。所述节点和所述输出端都与第一控制端和第二控制端电隔离。
-
公开(公告)号:CN1492621A
公开(公告)日:2004-04-28
申请号:CN03159865.X
申请日:2003-09-26
Applicant: 松下电器产业株式会社
CPC classification number: H03K5/135 , H03K2005/00156 , H04L7/0008 , H04L7/02
Abstract: 本发明提供一种能够以简单的电路结构,不附加等待时间地进行输入信号的同步电路。为此,该同步电路具备依照输入信号SIN的转移点与同步用时钟SCK的边缘的时间关系来输出控制信号CTL的状态检测电路(102),基于上述控制信号CTL将延迟附加到上述输入信号SIN的延迟选择电路(101),以及使从上述延迟选择电路(101)输出的信号SD同步于上述同步用时钟SCK进行输出的锁存电路(103)。
-
-
-
-
-
-
-
-
-