-
公开(公告)号:CN101088099A
公开(公告)日:2007-12-12
申请号:CN200480044676.5
申请日:2004-12-21
Applicant: 株式会社瑞萨科技
CPC classification number: G06K19/0701 , G06F1/3203 , G06F1/3275 , G06K19/07 , G11C5/14 , Y02D10/14 , Y02D50/20
Abstract: 本发明提供一种卡设备,具有稳压器(5)、第一内部电路(6)和第二内部电路(7),当外部电压(VCC)为高电压时,稳压器向第二内部电路提供通过降低该外部电压产生的内部电压,当外部电压为低电压时,稳压器直接将该外部电压作为内部电压提供给第二内部电路,外部电压作为工作电源被提供给第一内部电路,当在规定期间内没有命令被输入时,向低耗电状态转移。在向低耗电状态转移时,卡设备停止稳压器的操作,并且抑制向第二内部电路的内部电压的提供。由此,在低耗电状态下,可以抑制卡设备的稳压器和第二内部电路的耗电。
-
公开(公告)号:CN101088099B
公开(公告)日:2010-05-05
申请号:CN200480044676.5
申请日:2004-12-21
Applicant: 株式会社瑞萨科技
CPC classification number: G06K19/0701 , G06F1/3203 , G06F1/3275 , G06K19/07 , G11C5/14 , Y02D10/14 , Y02D50/20
Abstract: 本发明提供一种卡设备,具有稳压器(5)、第一内部电路(6)和第二内部电路(7),当外部电压(VCC)为高电压时,稳压器向第二内部电路提供通过降低该外部电压产生的内部电压,当外部电压为低电压时,稳压器直接将该外部电压作为内部电压提供给第二内部电路,外部电压作为工作电源被提供给第一内部电路,当在规定期间内没有命令被输入时,向低耗电状态转移。在向低耗电状态转移时,卡设备停止稳压器的操作,并且抑制向第二内部电路的内部电压的提供。由此,在低耗电状态下,可以抑制卡设备的稳压器和第二内部电路的耗电。
-
公开(公告)号:CN1581357A
公开(公告)日:2005-02-16
申请号:CN200410054926.5
申请日:2004-07-21
Applicant: 株式会社瑞萨科技
CPC classification number: G11C16/30
Abstract: 提供了一种存储卡和一种具有非易失性存储器的微型计算机,其中完成两种不同的电源规范下的工作。多媒体卡包括一个闪存和一个控制与闪存相关的工作的控制器。当控制器判断来自主机设备的电源电压电平时,其工作如下:控制器判断是否已经超过相应于1.8V体系的电压电平的检测点。在判断超过之后,控制器判断是否已经超过与3.3V体系的电压电平相应的检测点。当电源电压处于1.8V体系的电压电平时,控制器使得闪存工作在1.8V体系的工作方式而不驱动调整器或者电平移动器。当电源电压处于3.3V体系的电压电平时,控制器驱动调整器和电平移动器转换该电压电平,并且使得闪存工作在3.3V体系的工作方式。
-
公开(公告)号:CN101197191A
公开(公告)日:2008-06-11
申请号:CN200710148789.5
申请日:2002-05-08
Applicant: 株式会社瑞萨科技
IPC: G11C16/20
CPC classification number: G11C16/20
Abstract: 在一块存储卡1的初始化设置中,读出存储在一块闪存2中的闪存检查数据FD,将此数据FD与先前存储在ROM中的操作检查数据FD11进行比较,如果未检测出错误,将存储在ROM4a中的写入检查数据FD12写入闪存2,再次读取此数据并将其与ROM4a的写入检查数据比较。如果在这些数据的比较中未检测到任何错误,CPU判定闪存2正常。此外,如果在数据的比较中检测出错误,CPU将重置处理错误数据置入一个寄存器5a以将控制器3置为休眠模式。当在这一期间中接收到指令CMD,则再次执行数据比较。
-
公开(公告)号:CN100412894C
公开(公告)日:2008-08-20
申请号:CN02817898.X
申请日:2002-05-08
Applicant: 株式会社瑞萨科技
IPC: G06K19/07
CPC classification number: G11C16/20
Abstract: 在一块存储卡1的初始化设置中,读出存储在一块闪存2中的闪存检查数据FD,将此数据FD与先前存储在ROM中的操作检查数据FD11进行比较,如果未检测出错误,将存储在ROM4a中的写入检查数据FD12写入闪存2,再次读取此数据并将其与ROM4a的写入检查数据比较。如果在这些数据的比较中未检测到任何错误,CPU判定闪存2正常。此外,如果在数据的比较中检测出错误,CPU将重置处理错误数据置入一个寄存器5a以将控制器3置为休眠模式。当在这一期间中接收到指令CMD,则再次执行数据比较。
-
公开(公告)号:CN1554069A
公开(公告)日:2004-12-08
申请号:CN02817898.X
申请日:2002-05-08
Applicant: 株式会社瑞萨科技 , 日立超大规模集成电路系统株式会社
IPC: G06K19/07
CPC classification number: G11C16/20
Abstract: 在一块存储卡1的初始化设置中,读出存储在一块闪存2中的闪存检查数据FD,将此数据FD与先前存储在ROM中的操作检查数据FD11进行比较,如果未检测出错误,将存储在ROM4a中的写入检查数据FD12写入闪存2,再次读取此数据并将其与ROM4a的写入检查数据比较。如果在这些数据的比较中未检测到任何错误,CPU判定闪存2正常。此外,如果在数据的比较中检测出错误,CPU将重置处理错误数据置入一个寄存器5a以将控制器3置为休眠模式。当在这一期间中接收到指令CMD,则再次执行数据比较。
-
-
-
-
-