-
公开(公告)号:CN1232937C
公开(公告)日:2005-12-21
申请号:CN02802806.6
申请日:2002-08-02
Applicant: 索尼株式会社
CPC classification number: G02F1/136259 , G02F2001/136254 , G09G3/3648
Abstract: 一种测试形成液晶显示设备的半导体衬底的方法,该方法使得甚至在像素电容对布线电容的比率随着液晶显示设备的尺寸降低或液晶显示设备的分辨率提高而降低时也能准确检测到对应于像素单元驱动电路的缺陷状态的电势改变。该方法包括:电荷保持步骤,用于使连接于从连接一个数据线的所有像素开关中选择出的多个像素开关的像素电容保持电荷;以及检测步骤,用于从该一个数据线同时检测在电荷保持步骤中保持在多个像素电容中的电荷。
-
公开(公告)号:CN1637556A
公开(公告)日:2005-07-13
申请号:CN200410102883.3
申请日:2004-12-24
Applicant: 索尼株式会社
CPC classification number: G02F1/136286 , G02F2001/133391 , G09G3/3666 , G09G2310/0205 , G09G2310/0275 , G09G2310/0283 , G09G2310/0297 , G09G2320/0233 , G09G2320/0252
Abstract: 公开了一种显示设备和投影式显示装置。使用单晶硅晶体管作为切换元件的点顺序驱动方法的诸如液晶显示设备的具有极短的像素写入时间的显示设备在显示区域被分为两个或更多个区域的情形中,阻止了图像质量的恶化以实现高清晰度显示。在矩阵驱动方法的显示设备中,行方向的栅极线(X)和列方向的数据线(Y)布置为矩阵形状,像素(P)布置在栅极线和数据线的交叉点处,显示区域分为彼此独立驱动的两个或更多个区域(1A、1B);将显示数据(d)传输至每个区域(1A、1B)的信号线(8A、8B)关于显示区域的位于其间的分割边界线大致对称;控制单元(12)做出控制以在大致相同的定时处对彼此相邻而分割边界线位于其间的像素(P)执行显示数据写入。
-
公开(公告)号:CN1954253B
公开(公告)日:2010-12-29
申请号:CN200580015490.1
申请日:2005-04-14
Applicant: 索尼株式会社
IPC: G02F1/1343 , G02F1/133 , G02F1/1368
CPC classification number: G02F1/133512 , G02F1/133553 , G02F1/136259 , G02F1/136277 , G02F1/136286 , G02F2001/136218 , G09G3/3648 , G09G2300/0426 , G09G2320/0209
Abstract: 一种液晶显示器,其中,通过降低与相邻线路或元件的耦合噪声以及由其进入的噪声提高图像质量,即使在像素内发生线路短路时也能够告知冗余,并且能够将故障看作好像没有故障一样。在多条垂直信号线(15)和多条水平信号线(17)的交叉处分别设置显示像素,向每条垂直信号线(15)和水平信号线(17)提供屏蔽线(3),并将屏蔽线(3)的电势设置为使显示像素显示黑色的电平上。
-
公开(公告)号:CN100555393C
公开(公告)日:2009-10-28
申请号:CN200510087899.6
申请日:2005-06-10
Applicant: 索尼株式会社
Inventor: 秋元修
CPC classification number: G09G3/3614 , G09G3/3648 , G09G2320/0204 , G09G2320/0261 , G09G2320/046
Abstract: 为了防止在液晶中出现老化现象,本发明提供了一种显示设备,其包括采用液晶的液晶显示装置及驱动电路。在驱动该液晶显示装置的操作中,在运动图像信号的每一个帧周期中,该驱动电路对在液晶显示装置中所采用的像素电极和对置电极间所施加的信号电压的极性反向。在驱动该液晶显示装置的操作中,驱动电路还为了对极性反向而改变控制信号的相位。
-
公开(公告)号:CN1954253A
公开(公告)日:2007-04-25
申请号:CN200580015490.1
申请日:2005-04-14
Applicant: 索尼株式会社
IPC: G02F1/1343 , G02F1/133 , G02F1/1368
CPC classification number: G02F1/133512 , G02F1/133553 , G02F1/136259 , G02F1/136277 , G02F1/136286 , G02F2001/136218 , G09G3/3648 , G09G2300/0426 , G09G2320/0209
Abstract: 一种液晶显示器,其中,通过降低与相邻线路或元件的耦合噪声以及由其进入的噪声提高图像质量,即使在像素内发生线路短路时也能够告知冗余,并且能够将故障看作好像没有故障一样。在多条垂直信号线(15)和多条水平信号线(17)的交叉处分别设置显示像素,向每条垂直信号线(15)和水平信号线(17)提供屏蔽线(3),并将屏蔽线(3)的电势设置为使显示像素显示黑色的电平上。
-
公开(公告)号:CN1737646A
公开(公告)日:2006-02-22
申请号:CN200510071766.X
申请日:2005-03-23
Applicant: 索尼株式会社
Inventor: 秋元修
IPC: G02F1/133 , G02F1/1339 , G02F1/1341 , G03B21/00
CPC classification number: G02F1/1339 , G02F1/133509 , G02F1/133553 , G02F1/136277 , G02F2001/133388 , G02F2201/50
Abstract: 提供了一种反射液晶显示装置和一种液晶显示设备,其能够通过特定的防止像素电极基板表面部分的电极侵蚀来获得高防潮性并确保长期可靠性。密封部分将其间具有预定间距的像素电极基板和透明电极基板粘合在一起。在这种情况下,像素电极和金属膜形成在像素电极基板上的密封部分外表面之内。从而,使像素电极和金属膜不暴露在空气中,能够确保防潮性并能够防止电极侵蚀。此外,密封部分的粘合表面是基板表面,与涂覆整个装置外围端面的情况相比,能够长期确保充分的粘合。
-
公开(公告)号:CN100354741C
公开(公告)日:2007-12-12
申请号:CN03801094.1
申请日:2003-06-11
Applicant: 索尼株式会社
IPC: G02F1/1368
CPC classification number: G02F1/1368 , G02F1/136213 , G02F1/136277 , G02F2203/02 , H01L27/12 , H01L27/1214 , H01L27/13
Abstract: 本发明公开了一种在不减弱噪声电阻的同时能实现每个象素面积减小的半导体器件。开关晶体管(13)和信号积累电容(15)以构成象素(Px)的每个单元区为基础地形成在第一导电型的半导体基底(底部半导体区)(11)上。开关晶体管(13)具有这样的结构,即在半导体基底(11)上形成第二导电类型的源极区(13S)和漏极区(13D),并且在源极区(13S)和漏极区(13D)之间的区域上的绝缘层(12a)上形成栅电极(13G)。信号积累电容(15)具有这样的结构,即在半导体基底(11)上形成第一导电型的高浓度半导体区(15D,15S),并在半导体区(15D)和(15S)之间的区域上的绝缘层12a上形成电极(15G)。取代形成偏置半导体区(17),将半导体区(15D)和(15S)用作该偏置半导体区。
-
公开(公告)号:CN101089712B
公开(公告)日:2010-11-10
申请号:CN200710110777.3
申请日:2007-06-13
Applicant: 索尼株式会社
IPC: G02F1/1362 , G01R31/00 , G09G3/00
CPC classification number: G09G3/006 , G09G3/3611 , G09G2320/0295
Abstract: 本发明公开了一种液晶显示装置,其包括像素阵列部分、第一数据线、第二数据线、写单元、电压供给控制单元、数据线短路单元、读出单元,以及测试单元。
-
公开(公告)号:CN100370350C
公开(公告)日:2008-02-20
申请号:CN200410102883.3
申请日:2004-12-24
Applicant: 索尼株式会社
CPC classification number: G02F1/136286 , G02F2001/133391 , G09G3/3666 , G09G2310/0205 , G09G2310/0275 , G09G2310/0283 , G09G2310/0297 , G09G2320/0233 , G09G2320/0252
Abstract: 公开了一种显示设备和投影式显示装置。使用单晶硅晶体管作为切换元件的点顺序驱动方法的诸如液晶显示设备的具有极短的像素写入时间的显示设备在显示区域被分为两个或更多个区域的情形中,阻止了图像质量的恶化以实现高清晰度显示。在矩阵驱动方法的显示设备中,行方向的栅极线(X)和列方向的数据线(Y)布置为矩阵形状,像素(P)布置在栅极线和数据线的交叉点处,显示区域分为彼此独立驱动的两个或更多个区域(1A、1B);将显示数据(d)传输至每个区域(1A、1B)的信号线(8A、8B)关于显示区域的位于其间的分割边界线大致对称;控制单元(12)做出控制以在大致相同的定时处对彼此相邻而分割边界线位于其间的像素(P)执行显示数据写入。
-
公开(公告)号:CN1479911A
公开(公告)日:2004-03-03
申请号:CN02802806.6
申请日:2002-08-02
Applicant: 索尼株式会社
CPC classification number: G02F1/136259 , G02F2001/136254 , G09G3/3648
Abstract: 一种测试形成液晶显示设备的半导体衬底的方法,该方法使得甚至在像素电容对布线电容的比率随着液晶显示设备的尺寸降低或液晶显示设备的分辨率提高而降低时也能准确检测到对应于像素单元驱动电路的缺陷状态的电势改变。该方法包括:电荷保持步骤,用于使连接于从连接一个数据线的所有像素开关中选择出的多个像素开关的像素电容保持电荷;以及检测步骤,用于从该一个数据线同时检测在电荷保持步骤中保持在多个像素电容中的电荷。
-
-
-
-
-
-
-
-
-