-
公开(公告)号:CN105208619B
公开(公告)日:2019-01-15
申请号:CN201510403949.0
申请日:2015-05-25
Applicant: 英特尔公司
Abstract: 示例可以包括软件定义网络(SDN)的管理机构从在网状网络中耦合到一起的无线设备接收遥测数据,在所述网状网络中具有所述无线设备之间的一个或者多个自组织连接。所述管理机构接着可以基于接收到的遥测数据生成路由表,并且提供路由表用于由所述无线设备使用,以便在所述网状网络内部路由数据或者将数据路由到耦合到所述网状网络的网络。
-
公开(公告)号:CN1643499A
公开(公告)日:2005-07-20
申请号:CN00819179.4
申请日:2000-12-08
Applicant: 英特尔公司
CPC classification number: G06F9/4843 , G06F9/3851
Abstract: 描述一种基于硬件的并行多线程处理器。处理器包括协调系统功能的通用处理器以及支持程序线程的多个微引擎。处理器还包括存储器控制系统,该控制系统具有第一存储器控制器和第二存储器控制器,所述第一存储器控制器根据把存储器访问引导到偶数存储体还是奇数存储体而对存储器访问进行分类;第二存储器控制器根据存储器访问是读出访问或写入访问而使存储器访问最优化。还描述用于分组处理的程序线程通信方案。
-
-
-
公开(公告)号:CN112565110A
公开(公告)日:2021-03-26
申请号:CN202010592586.0
申请日:2020-06-24
Applicant: 英特尔公司
Abstract: 一种用于针对可变的超额预订比率的交换链路和层管理的技术,包括根据带宽需求、期望的超额预订比率和/或其他参数来对一个或多个网络层的链路供电和断电。监视表示一个或多个交换层的一个或多个网络业务度量的遥测数据,以根据基于遥测数据计算出的期望的超额预订比率来确定与一个或多个交换层相关联的多个链路的相应的功率状态。相应地设置多个链路的相应的功率状态。
-
公开(公告)号:CN109313580A
公开(公告)日:2019-02-05
申请号:CN201780038329.9
申请日:2017-06-21
Applicant: 英特尔公司
CPC classification number: H04Q11/0005 , B25J15/0014 , B65G1/0492 , G02B6/3882 , G02B6/3893 , G02B6/3897 , G02B6/4292 , G02B6/4452 , G05D23/1921 , G05D23/2039 , G06F1/183 , G06F3/061 , G06F3/0611 , G06F3/0613 , G06F3/0616 , G06F3/0619 , G06F3/0625 , G06F3/0631 , G06F3/0638 , G06F3/064 , G06F3/0647 , G06F3/0653 , G06F3/0655 , G06F3/0658 , G06F3/0659 , G06F3/0664 , G06F3/0665 , G06F3/067 , G06F3/0673 , G06F3/0679 , G06F3/0683 , G06F3/0688 , G06F3/0689 , G06F8/65 , G06F9/30036 , G06F9/3887 , G06F9/4401 , G06F9/5016 , G06F9/5044 , G06F9/505 , G06F9/5072 , G06F9/5077 , G06F9/544 , G06F11/141 , G06F11/3414 , G06F12/0862 , G06F12/0893 , G06F12/10 , G06F12/109 , G06F12/1408 , G06F13/161 , G06F13/1668 , G06F13/1694 , G06F13/4022 , G06F13/4068 , G06F13/409 , G06F13/42 , G06F13/4282 , G06F15/8061 , G06F16/9014 , G06F2209/5019 , G06F2209/5022 , G06F2212/1008 , G06F2212/1024 , G06F2212/1041 , G06F2212/1044 , G06F2212/152 , G06F2212/202 , G06F2212/401 , G06F2212/402 , G06F2212/7207 , G06Q10/06 , G06Q10/06314 , G06Q10/087 , G06Q10/20 , G06Q50/04 , G07C5/008 , G08C17/02 , G08C2200/00 , G11C5/02 , G11C5/06 , G11C7/1072 , G11C11/56 , G11C14/0009 , H03M7/30 , H03M7/3084 , H03M7/3086 , H03M7/40 , H03M7/4031 , H03M7/4056 , H03M7/4081 , H03M7/6005 , H03M7/6023 , H04B10/25 , H04B10/2504 , H04L9/0643 , H04L9/14 , H04L9/3247 , H04L9/3263 , H04L12/2809 , H04L29/12009 , H04L41/024 , H04L41/046 , H04L41/0813 , H04L41/082 , H04L41/0896 , H04L41/12 , H04L41/145 , H04L41/147 , H04L41/5019 , H04L43/065 , H04L43/08 , H04L43/0817 , H04L43/0876 , H04L43/0894 , H04L43/16 , H04L45/02 , H04L45/52 , H04L47/24 , H04L47/38 , H04L47/765 , H04L47/782 , H04L47/805 , H04L47/82 , H04L47/823 , H04L49/00 , H04L49/15 , H04L49/25 , H04L49/357 , H04L49/45 , H04L49/555 , H04L67/02 , H04L67/10 , H04L67/1004 , H04L67/1008 , H04L67/1012 , H04L67/1014 , H04L67/1029 , H04L67/1034 , H04L67/1097 , H04L67/12 , H04L67/16 , H04L67/306 , H04L67/34 , H04L69/04 , H04L69/329 , H04Q1/04 , H04Q11/00 , H04Q11/0003 , H04Q11/0062 , H04Q11/0071 , H04Q2011/0037 , H04Q2011/0041 , H04Q2011/0052 , H04Q2011/0073 , H04Q2011/0079 , H04Q2011/0086 , H04Q2213/13523 , H04Q2213/13527 , H04W4/023 , H04W4/80 , H05K1/0203 , H05K1/181 , H05K5/0204 , H05K7/1418 , H05K7/1421 , H05K7/1422 , H05K7/1442 , H05K7/1447 , H05K7/1461 , H05K7/1485 , H05K7/1487 , H05K7/1489 , H05K7/1491 , H05K7/1492 , H05K7/1498 , H05K7/2039 , H05K7/20709 , H05K7/20727 , H05K7/20736 , H05K7/20745 , H05K7/20836 , H05K13/0486 , H05K2201/066 , H05K2201/10121 , H05K2201/10159 , H05K2201/10189 , Y02D10/14 , Y02D10/151 , Y02P90/30 , Y04S10/54 , Y10S901/01
Abstract: 用于数据中心的对应机架中的操作的托架包括无底盘电路板基板,其具有耦合到无底盘电路板的顶侧的一个或多个物理资源以及耦合到无底盘电路板的底侧的一个或多个存储器设备。托架不包括壳体或底盘,并且向本地环境开放。在说明性实施例中,托架可以体现为计算托架、加速器托架或存储托架。
-
公开(公告)号:CN100351798C
公开(公告)日:2007-11-28
申请号:CN00819179.4
申请日:2000-12-08
Applicant: 英特尔公司
CPC classification number: G06F9/4843 , G06F9/3851
Abstract: 描述一种基于硬件的并行多线程处理器。处理器包括协调系统功能的通用处理器以及支持程序线程的多个微引擎。处理器还包括存储器控制系统,该控制系统具有第一存储器控制器和第二存储器控制器,所述第一存储器控制器根据把存储器访问引导到偶数存储体还是奇数存储体而对存储器访问进行分类;第二存储器控制器根据存储器访问是读出访问或写入访问而使存储器访问最优化。还描述用于分组处理的程序线程通信方案。
-
公开(公告)号:CN1191698C
公开(公告)日:2005-03-02
申请号:CN00819206.5
申请日:2000-12-07
Applicant: 英特尔公司
CPC classification number: H04L49/351 , H04L49/102 , H04L49/352
Abstract: 一种网络处理器,其具有多个处理单元,每一个都支持访问一个接口中的共享资源的多个同步程序线程。数据包从高速端口分段获得,而且每个段被分配到一个程序线程。每个数据包可被分配给一个单独的线程、两个程序线程—一个用于头段处理另一条用于处理有效负载段—或用于数据包中不同的数据段的程序线程。就绪状态的专门输入和顺序号提供了在高速端口接收数据数所需要的帮助。专门的输入端被用于在每次循环的基础上监控来自高速端口的就绪标志。由分配的线程使用顺序号以维持数据包内的段排序,以及整个数据包向发送队列写操作的顺序。
-
公开(公告)号:CN1399736A
公开(公告)日:2003-02-26
申请号:CN00815417.1
申请日:2000-08-31
Applicant: 英特尔公司
IPC: G06F9/30
CPC classification number: G06F9/30018 , G06F9/3004 , G06F9/30058 , G06F9/30087 , G06F9/30145 , G06F9/30167 , G06F9/321 , G06F9/3834 , G06F9/3842 , G06F9/3851
Abstract: 描述一种如基于处理器(12)的多线程硬件处理器。处理器(12)包括计算机指令(20),它是根据任何指令值是真或假引起指令流执行中的转移的转移指令。该指令还包括一标记,它规定在完成转移操作之前执行该转移指令后的指令的数目。
-
公开(公告)号:CN113051188A
公开(公告)日:2021-06-29
申请号:CN202011007716.6
申请日:2020-09-23
Applicant: 英特尔公司
IPC: G06F12/06 , G06F12/0877 , G06F12/1027
Abstract: 本文描述的示例涉及一个或多个双列直插存储器模块或存储器设备的存储器池中的存储器精简配置。在任何情况下,任何中央处理单元(CPU)都可以请求并接收存储器池(页面)的完全虚拟分配。使用CPU的高速缓存器或本地存储器和存储器池作为后备来提供存储器池分配。可以应用包含性或排他性内容存储配置。包含性高速缓存器配置可以包括也存储在存储器池中的高速缓存器中的条目,而排他性高速缓存器配置可以提供高速缓存器或存储器池中的条目,但不能同时提供这两者中的条目。
-
-
-
-
-
-
-
-
-