-
公开(公告)号:CN117689531A
公开(公告)日:2024-03-12
申请号:CN202311777921.4
申请日:2020-03-14
Applicant: 英特尔公司
Inventor: A·考克 , J·雷 , A·阿南塔拉曼 , V·安德烈 , A·阿普 , S·科尔曼 , N·加洛泊凡博列斯 , V·乔治 , P·开 , S·金 , M·麦克弗森 , S·马余兰 , E·乌尔德-阿迈德-瓦尔 , V·兰加纳坦 , J·瓦莱里奥
IPC: G06T1/20 , G06T1/60 , G06F12/0877
Abstract: 本文公开了用于更新多GPU配置中的远程存储器侧高速缓存的系统和方法。在一个实施例中,用于多片架构的图形处理器包括:第一图形处理单元(GPU)(2810),该第一GPU具有第一存储器(2870‑1)、第一存储器侧高速缓存存储器(2880‑1)、第一通信结构(2860‑1)和第一存储器管理单元(MMU)(2855‑1)。图形处理器包括第二GPU(2820),该第二GPU具有第二存储器(2870‑2)、第二存储器侧高速缓存存储器(2880‑2)、第二MMU(2855‑2)和第二通信结构(2860‑2),第二通信结构通信地耦合至第一通信结构。第一MMU配置成用于控制对第一存储器的存储器请求,更新第一存储器中的内容,更新第一存储器侧高速缓存存储器中的内容,并且确定是否更新第二存储器侧高速缓存存储器中的内容。
-
公开(公告)号:CN113439265A
公开(公告)日:2021-09-24
申请号:CN202080011299.4
申请日:2020-03-14
Applicant: 英特尔公司
Inventor: A·考克 , J·雷 , A·阿南塔拉曼 , V·安德烈 , A·阿普 , S·科尔曼 , N·加洛泊凡博列斯 , V·乔治 , P·开 , S·金 , M·麦克弗森 , S·马余兰 , E·乌尔德-阿迈德-瓦尔 , V·兰加纳坦 , J·瓦莱里奥
IPC: G06F12/0811
Abstract: 本文公开了用于更新多GPU配置中的远程存储器侧高速缓存的系统和方法。在一个实施例中,用于多片架构的图形处理器包括:第一图形处理单元(GPU)(2810),该第一GPU具有第一存储器(2870‑1)、第一存储器侧高速缓存存储器(2880‑1)、第一通信结构(2860‑1)和第一存储器管理单元(MMU)(2855‑1)。图形处理器包括第二GPU(2820),该第二GPU具有第二存储器(2870‑2)、第二存储器侧高速缓存存储器(2880‑2)、第二MMU(2855‑2)和第二通信结构(2860‑2),第二通信结构通信地耦合至第一通信结构。第一MMU配置成用于控制对第一存储器的存储器请求,更新第一存储器中的内容,更新第一存储器侧高速缓存存储器中的内容,并且确定是否更新第二存储器侧高速缓存存储器中的内容。
-
公开(公告)号:CN113396400A
公开(公告)日:2021-09-14
申请号:CN202080014235.X
申请日:2020-03-14
Applicant: 英特尔公司
Inventor: A·阿普 , L·斯特里拉马萨玛 , A·科克 , S·科尔曼 , V·乔治 , A·小亨特 , B·英斯科 , S·杰那斯 , E·乌尔-艾哈迈德-瓦尔 , V·兰加纳坦 , J·雷 , K·辛哈 , P·苏尔蒂 , K·瓦迪亚纳坦
IPC: G06F12/0804 , G06F12/0893 , G06F12/0895 , G06F9/38 , G06F16/27 , G06F12/06 , G06F16/2453 , G06F7/58 , G06F12/0811 , G06F12/0862 , G06F12/0866 , G06F15/173 , G06F9/30 , G06F12/02 , G06F12/0875 , G06F9/50 , G06F16/245
Abstract: 本设计的图形处理器提供用于高速缓存操作的层级开放扇区和可变高速缓存大小。在一个实施例中,图形处理器包括具有层级开放扇区设计的高速缓冲存储器,所述层级开放扇区设计包含上部区域和下部区域的第一层级,其中每个区域包含扇区的第二层级。高速缓存控制器被配置成初始地开放下部区域的第一扇区,以接收不匹配第一扇区中的地址的存储器请求,并且以开放下部区域的第二扇区。
-
-