-
公开(公告)号:CN104303154B
公开(公告)日:2017-08-04
申请号:CN201380026326.5
申请日:2013-05-20
Applicant: 英特尔公司
CPC classification number: G06F11/3409 , G06F9/45558 , G06F2009/45566 , G06F2009/45591 , G06F2201/815 , G06F2201/885
Abstract: 本文描述用于追踪独立于虚拟机监视器(“VMM”)的每虚拟机(“VM”)资源使用的设备、计算机实现的方法、系统、装置以及计算机可读媒体的实施例。在各实施例中,第一逻辑单元可将由计算装置的一个或更多物理处理单元操作的一个或更多虚拟中央处理单元(“vCPU”)与由计算装置操作的多个VM的第一VM关联,并且收集关于由一个或更多物理处理单元使用的资源的数据来操作与第一VM关联的一个或更多vCPU。在各实施例中,计算装置的第二逻辑单元可基于收集的数据来确定由第一VM的资源使用。在各实施例中,第一和第二逻辑单元可执行独立于计算装置的VMM的这些功能。
-
公开(公告)号:CN107077180A
公开(公告)日:2017-08-18
申请号:CN201580063851.3
申请日:2015-12-17
Applicant: 英特尔公司
CPC classification number: G06F1/3296 , G06F1/26 , G06F1/3206 , G06F1/3243 , G06F1/3287 , Y02D10/152 , Y02D10/171 , Y02D10/172
Abstract: 在实施例中,一种处理器,包括:多个核;多个集成电压调节器(IVR),以及电压调节器逻辑。每一个IVR可以唯一地与多个处理核中的一个关联并且包括多个桥晶体管。所述电压调节器逻辑可以用于:监视核的功率状态信息;基于功率状态信息而确定核是否已经从第一功率状态转变到第二功率状态;以及响应于确定核已经从第一功率状态转变到第二功率状态,至少基于第二功率状态来调整IVR的桥激活级别和IVR的开关频率中的至少一个。描述并要求保护其他实施例。
-
公开(公告)号:CN107077175B
公开(公告)日:2021-12-28
申请号:CN201580063797.2
申请日:2015-11-19
Applicant: 英特尔公司
IPC: G06F1/18 , G06F1/20 , G06F1/26 , G06F1/3234 , G06F11/30
Abstract: 在实施例中,一种处理器包括至少一个核和功率管理逻辑。所述功率管理逻辑要从包括处理器的封装内的多个管芯接收温度数据,以及确定多个温度控制裕度中的最小温度控制裕度。每一个温度控制裕度要基于与管芯相关联的相应热控制温度以及还基于与管芯相关联的相应温度数据而确定。所述功率管理逻辑还要生成热报告,所述热报告要包括最小温度控制裕度;以及存储热报告。描述并要求保护其他实施例。
-
公开(公告)号:CN104025060B
公开(公告)日:2017-06-27
申请号:CN201180075116.6
申请日:2011-09-30
Applicant: 英特尔公司
IPC: G06F12/0804 , G06F12/0868 , G06F12/0897 , G06F11/10 , G06F13/14 , G06F13/16 , G06F13/40 , G06F13/42 , G06F9/46
CPC classification number: G06F13/1694 , G06F9/467 , G06F11/1064 , G06F12/0238 , G06F12/0802 , G06F12/0804 , G06F12/0811 , G06F12/0868 , G06F12/0897 , G06F13/1668 , G06F13/4068 , G06F13/42 , G06F13/4234 , G06F2212/1008 , G06F2212/1016 , G06F2212/1044 , G06F2212/2024 , G06F2212/7203 , Y02D10/13 , Y02D10/14 , Y02D10/151
Abstract: 一种半导体芯片,包括存储器控制器电路,所述存储器控制器电路具有接口电路以耦合到存储器通道。存储器控制器包括第一逻辑电路以在存储器通道上实现第一存储器通道协议。第一存储器通道协议特定于第一易失性系统存储器技术。该接口还包括第二逻辑电路以在存储器通道上实现第二存储器通道协议。第二存储器通道协议特定于第二非易失性系统存储器技术。第二存储器通道协议是事务协议。
-
公开(公告)号:CN107391397B
公开(公告)日:2021-07-27
申请号:CN201710382875.6
申请日:2011-09-30
Applicant: 英特尔公司
IPC: G06F12/0804 , G06F9/46 , G06F11/10 , G06F12/0868 , G06F12/0897 , G06F13/16 , G06F13/40 , G06F13/42
Abstract: 一种半导体芯片,包括存储器控制器电路,所述存储器控制器电路具有接口电路以耦合到存储器通道。存储器控制器包括第一逻辑电路以在存储器通道上实现第一存储器通道协议。第一存储器通道协议特定于第一易失性系统存储器技术。该接口还包括第二逻辑电路以在存储器通道上实现第二存储器通道协议。第二存储器通道协议特定于第二非易失性系统存储器技术。第二存储器通道协议是事务协议。
-
公开(公告)号:CN107391397A
公开(公告)日:2017-11-24
申请号:CN201710382875.6
申请日:2011-09-30
Applicant: 英特尔公司
IPC: G06F12/0804 , G06F9/46 , G06F11/10 , G06F12/0868 , G06F12/0897 , G06F13/16 , G06F13/40 , G06F13/42
CPC classification number: G06F13/1694 , G06F9/467 , G06F11/1064 , G06F12/0238 , G06F12/0802 , G06F12/0804 , G06F12/0811 , G06F12/0868 , G06F12/0897 , G06F13/1668 , G06F13/4068 , G06F13/42 , G06F13/4234 , G06F2212/1008 , G06F2212/1016 , G06F2212/1044 , G06F2212/2024 , G06F2212/7203 , Y02D10/13 , Y02D10/14 , Y02D10/151
Abstract: 一种半导体芯片,包括存储器控制器电路,所述存储器控制器电路具有接口电路以耦合到存储器通道。存储器控制器包括第一逻辑电路以在存储器通道上实现第一存储器通道协议。第一存储器通道协议特定于第一易失性系统存储器技术。该接口还包括第二逻辑电路以在存储器通道上实现第二存储器通道协议。第二存储器通道协议特定于第二非易失性系统存储器技术。第二存储器通道协议是事务协议。
-
公开(公告)号:CN114201011A
公开(公告)日:2022-03-18
申请号:CN202111491867.8
申请日:2015-11-19
Applicant: 英特尔公司
IPC: G06F1/18 , G06F1/20 , G06F1/26 , G06F1/3234 , G06F11/30
Abstract: 在实施例中,一种处理器包括至少一个核和功率管理逻辑。所述功率管理逻辑要从包括处理器的封装内的多个管芯接收温度数据,以及确定多个温度控制裕度中的最小温度控制裕度。每一个温度控制裕度要基于与管芯相关联的相应热控制温度以及还基于与管芯相关联的相应温度数据而确定。所述功率管理逻辑还要生成热报告,所述热报告要包括最小温度控制裕度;以及存储热报告。描述并要求保护其他实施例。
-
公开(公告)号:CN107077180B
公开(公告)日:2021-11-19
申请号:CN201580063851.3
申请日:2015-12-17
Applicant: 英特尔公司
IPC: G06F1/26 , G06F1/3206 , G06F1/3234 , G06F1/3287 , G06F1/3296
Abstract: 在实施例中,一种处理器,包括:多个核;多个集成电压调节器(IVR),以及电压调节器逻辑。每一个IVR可以唯一地与多个处理核中的一个关联并且包括多个桥晶体管。所述电压调节器逻辑可以用于:监视核的功率状态信息;基于功率状态信息而确定核是否已经从第一功率状态转变到第二功率状态;以及响应于确定核已经从第一功率状态转变到第二功率状态,至少基于第二功率状态来调整IVR的桥激活级别和IVR的开关频率中的至少一个。描述并要求保护其他实施例。
-
公开(公告)号:CN107077175A
公开(公告)日:2017-08-18
申请号:CN201580063797.2
申请日:2015-11-19
Applicant: 英特尔公司
CPC classification number: G06F1/206 , G06F1/3206 , G06F1/324 , G06F1/3296 , G06F3/0412 , Y02D10/126 , Y02D10/16 , Y02D10/172 , G06F1/189 , G06F1/266 , G06F1/3253 , G06F11/3058 , G06F11/3072
Abstract: 在实施例中,一种处理器包括至少一个核和 功率管理逻辑。所述功率管理逻辑要从包括处理器的封装内的多个管芯接收温度数据,以及确定多个温度控制裕度中的最小温度控制裕度。每一个温度控制裕度要基于与管芯相关联的相应热控制温度以及还基于与管芯相关联的相应温度数据而确定。所述功率管理逻辑还要生成热报告,所述热报告要包括最小温度控制裕度;以及存储热报告。描述并要求保护其他实施例。
-
公开(公告)号:CN104303154A
公开(公告)日:2015-01-21
申请号:CN201380026326.5
申请日:2013-05-20
Applicant: 英特尔公司
CPC classification number: G06F11/3409 , G06F9/45558 , G06F2009/45566 , G06F2009/45591 , G06F2201/815 , G06F2201/885
Abstract: 本文描述用于追踪独立于虚拟机监视器(“VMM”)的每虚拟机(“VM”)资源使用的设备、计算机实现的方法、系统、装置以及计算机可读媒体的实施例。在各实施例中,第一逻辑单元可将由计算装置的一个或更多物理处理单元操作的一个或更多虚拟中央处理单元(“vCPU”)与由计算装置操作的多个VM的第一VM关联,并且收集关于由一个或更多物理处理单元使用的资源的数据来操作与第一VM关联的一个或更多vCPU。在各实施例中,计算装置的第二逻辑单元可基于收集的数据来确定由第一VM的资源使用。在各实施例中,第一和第二逻辑单元可执行独立于计算装置的VMM的这些功能。
-
-
-
-
-
-
-
-
-