适用于GaN功率器件高速栅驱动的开关自举充电电路

    公开(公告)号:CN109004820B

    公开(公告)日:2020-02-04

    申请号:CN201810896264.8

    申请日:2018-08-08

    Abstract: 适用于GaN功率器件高速栅驱动的开关自举充电电路,属于电源管理技术领域。控制逻辑模块根据欠压信号和低侧栅驱动信号产生第一控制信号和第二控制信号;第一PMOS管的栅极连接第二控制信号,其源极连接电源电压,其漏极连接第一NMOS管的源极;第一反相器的输入端连接第一控制信号,其输出端连接第二反相器的输入端并通过第一电容后连接第一二极管的阴极和第二NMOS管的栅极;第一二极管的阳极和第二NMOS管的源极连接电源电压;第一NMOS管的栅极连接第二NMOS管的漏极并通过第二电容后连接第二反相器的输出端,其漏极作为开关自举充电电路的输出端。本发明能够防止充电时自举电容上电压过大,能够实现片上集成,电路结构简单,可靠性高;尤其适用于GaN高速栅驱动。

    一种感光面积可编程的PD阵列电路

    公开(公告)号:CN116707517A

    公开(公告)日:2023-09-05

    申请号:CN202310690994.3

    申请日:2023-06-12

    Abstract: 本发明提供的是一种感光面积可编程的PD阵列电路,本电路针对光电编码器及其它需要特定光源及PD阵列输出单个信号的光电传感器产品;在这类光电传感器产品中,光源所发出的光强的不稳定性,会在一定程度上损失系统的动态范围,当系统输出正弦信号时,这种不稳定性可能会造成信号饱和,波形“削顶”等现象;本电路采用尺寸各不相同且成一定比例关系的PD阵列来输出信号,信号输出过程中会被判定强度是否超过饱和阈值Vpp,根据超过Vpp的多少来关断PD阵列中某一特定面积的PD,从而降低PD阵列整体输出的信号强度,从而保证系统的动态范围。

    一种实现多电平逻辑或运算的电路和方法

    公开(公告)号:CN111327310A

    公开(公告)日:2020-06-23

    申请号:CN202010294301.5

    申请日:2020-04-15

    Abstract: 本发明提供了一种实现多电平逻辑或运算的电路和方法,包括:至少两个单端口处理模块、线或逻辑模块;每个单端口处理模块包括:缓冲单元,用于将本端口的输入逻辑电平对应的输入电压进行单位增益缓冲驱动,得到对应的驱动电压;所述输入逻辑电平为多值逻辑量;开关单元,用于当所述驱动电压大于所述单端口处理模块的输出端电压时,开关导通,根据所述驱动电压更新所述输出端电压;所述线或逻辑模块,并将所有单端口处理模块的输出端相连,得到一连接点,根据所述连接点的汇集电压获取输出逻辑电平。本发明可以实现多端口的多电平逻辑或运算。

    IO口开关扫描电路、方法、装置、计算机设备及存储介质

    公开(公告)号:CN116470904A

    公开(公告)日:2023-07-21

    申请号:CN202310259048.3

    申请日:2023-03-16

    Abstract: 本发明属于电路控制领域,公开了一种IO口开关扫描电路、方法、装置、计算机设备及存储介质,所述电路包括:若干IO口,任一IO口连接有若干二极管的正极,二极管的负极连接有第一开关的第一端,第一开关的第二端接地;二极管包括第一二极管、第二二极管以及第三二极管;第二二极管的正极连接IO口,第二二极管的负极连接其它第二二极管的负极;第三二极管的正极连接IO口,第三二极管的负极连接两个其它第三二极管的负极;第一二极管的负极还连接有开关模组,第二二极管的负极还连接有第二开关的第一端,第二开关的第二端连接互不相同的IO口。本发明调整IO口的输入,通过各IO口输出推断被接通的开关,从而通过较少IO口扫描较多开关。

    包括晶体管和二极管的电路及装置

    公开(公告)号:CN114450889A

    公开(公告)日:2022-05-06

    申请号:CN202080068798.7

    申请日:2020-08-12

    Abstract: 一种电路,包括:晶体管,晶体管的基极能够可切换地连接到信号源;第一二极管,连接在晶体管的基极与参考电压之间;其中所述电路布置成使得当信号源不连接到晶体管的基极时,施加在晶体管的发射极处的电压引起电流流过晶体管的基极且流过第一二极管,使得晶体管处于接通状态;信号源的阻抗低于晶体管的穿过发射极和基极的阻抗;第一二极管选择为提供限流功能,使得当信号源连接到晶体管的基极时,流过基极的电流减小,使得晶体管切换到断开状态;且其中所述电路包括第二二极管,第二二极管由提供晶体管的基极的半导体区和与提供晶体管的基极的半导体区直接接触的另一半导体区构成;且其中信号源能够通过第二二极管连接到晶体管的基极。

    一种实现多电平逻辑与运算的电路和方法

    公开(公告)号:CN111327311A

    公开(公告)日:2020-06-23

    申请号:CN202010294451.6

    申请日:2020-04-15

    Abstract: 本发明提供了一种实现多电平逻辑与运算的电路和方法,包括:至少两个单端口处理模块、线与逻辑模块;每个单端口处理模块包括:缓冲单元,用于将本端口的输入逻辑电平对应的输入电压进行单位增益缓冲驱动,得到对应的驱动电压;开关单元,用于当所述驱动电压小于所述单端口处理模块的输出端电压时,开关导通,根据所述驱动电压更新所述输出端电压;所述线与逻辑模块,并将所有单端口处理模块的输出端相连,得到一连接点,所述连接点通过上拉电阻连接电源,根据所述连接点的汇集电压获取输出逻辑电平。本发明可以实现多端口的多电平逻辑与运算。

    物流情报采集系统
    10.
    发明公开

    公开(公告)号:CN110348796A

    公开(公告)日:2019-10-18

    申请号:CN201910675665.5

    申请日:2019-07-25

    Abstract: 本发明公开了物流情报采集系统,包括频率采集电路、反馈限波电路和运放稳压电路,所述频率采集电路采集控制终端解调前的物流情报模拟信号频率,所述反馈限波电路运用运放器AR1和二极管D2、二极管D3以及电容C2组成降噪电路对信号降噪,运用运放器AR2和二极管D5、二极管D6组成滤波电路滤波信号中的扰动信号,并且运用三极管Q5、三极管Q6组成推挽电路降低信号损耗,经二极管D8、二极管D9组成的限位电路对信号限幅后反馈信号至三极管Q1基极,所述运放稳压电路运用三极管Q7和稳压管D7组成稳压电路稳定信号电位后输出,能够对控制终端解调前的物流情报模拟信号频率实时监测,对信号调节后转换为控制终端解调前模拟信号的修正信号。

Patent Agency Ranking