피엔 코드를 이용한 채널의 이중화 방법
    1.
    发明授权
    피엔 코드를 이용한 채널의 이중화 방법 失效
    使用PN代码重新分配通道的方法

    公开(公告)号:KR100223019B1

    公开(公告)日:1999-10-01

    申请号:KR1019960058191

    申请日:1996-11-27

    CPC classification number: H04J13/0022 H04J13/10

    Abstract: 본 발명은 2개의 정보를 1개의 채널에서 동시에 전송하여 채널을 이중화 하고, 동시에 수신측에서 2개의 정보를 디코딩 할 때 동기화를 자동적으로 이루어지게 하므로써 오류 검출을 위한 패리티를 추가 비트없이 지원할 수 있으며, 각 채널의 동기화 또한 자동적으로 이루어 지고, 암호화가 필요하면 인코딩 방법을 변화시킴으로서 간단하게 암호화 할 수 있는 피엔(PN) 코드를 이용한 채널의 이중화 방법에 관해 개시된다.

    피엔 코드를 이용한 채널의 이중화 방법
    2.
    发明公开
    피엔 코드를 이용한 채널의 이중화 방법 失效
    使用PienCode的通道复制方法

    公开(公告)号:KR1019980039197A

    公开(公告)日:1998-08-17

    申请号:KR1019960058191

    申请日:1996-11-27

    Abstract: 본 발명은 2개의 정보를 1개의 채널에서 동시에 전송하여 채널을 이중화하고, 동시에 수신측에서 2개의 정보를 디코딩할 때 동기화를 자동적으로 이루어지게 하므로써 오류 검출을 위한 패리티를 추가 비트없이 지원할 수 있으며, 각 채널의 동기화 또한 자동적으로 이루어지고, 암호화가 필요하면 인코딩 방법을 변화시킴으로서 간단하게 암호화 할 수 있는 PN코드를 이용한 채널의 이중화 방법에 관해 개시된다.

    수평 잠재 중첩표와 네트 상하 관계표를 이용한 채널 배선 방법
    3.
    发明公开
    수평 잠재 중첩표와 네트 상하 관계표를 이용한 채널 배선 방법 失效
    使用水平复原表和网络高低关系表的通道布线方法

    公开(公告)号:KR1020000026748A

    公开(公告)日:2000-05-15

    申请号:KR1019980044409

    申请日:1998-10-22

    Abstract: PURPOSE: A method for a channel wiring using a horizontal latent reiterated table and a net high and low relationship table is provided to reduce a time for calculation and the number of via by detecting a wiring reiteration and encoding a candidate solution. CONSTITUTION: A method for a channel wiring using a horizontal latent reiterated table and a net high and low relationship table comprises the steps of: encoding candidate solutions representing a solution for a channel wiring; composing a horizontal latent reiterated table and a bet high and low relation ship table from an input net data; composing the candidate solutions; detecting a horizontal reiteration and a vertical reiteration of different nets of the candidate solutions; and generating the candidate solutions and obtaining the solution until the candidate solution not having the reiteration is found.

    Abstract translation: 目的:提供一种使用水平潜在重复表和净高低关系表的通道布线的方法,以通过检测布线重复和候选解码的编码来减少计算时间和通孔数。 构成:使用水平潜在重复表和净高低关系表的通道布线的方法包括以下步骤:编码表示用于通道布线的解的候选解; 从输入网络数据构成水平潜在重复表和下注高低关系船表; 撰写候选解决方案; 检测候选解决方案的不同网络的横向重复和垂直重复; 并产生候选解决方案并获得解决方案,直到找到不具有重复的候选解决方案。

    불규칙 부하 문제의 부하 분산 방법

    公开(公告)号:KR1019990074868A

    公开(公告)日:1999-10-05

    申请号:KR1019980008759

    申请日:1998-03-16

    Abstract: 본 발명은 불규칙 부하 문제에서 발생하는 불균형 부하를 응용 프로그램 수준에서 효과적으로 분산시킬 수 있는 부하 분산 방법에 관한 것으로써, 각 프로세서에 저장된 데이터의 브로드캐스트 동작을 수행하는 제 1 단계와, 인접 프로세서 결정 및 부하를 구분하는 제 2 단계와, 가능한 프로그래스 메시지에 대한 넌-블로킹 리시브를 준비하는 제 3 단계와, 이동 불가능 부하를 선택하는 제 4 단계와, 상기 선택된 부하를 수행하는 제 5 단계와, 다음 부하에 대한 프로그래스 메시지가 전송되었는지를 확인하는 제 6 단계와, 상기 확인 결과 메시지가 도달하지 않은 경우에는 프로그래스 메시지를 전송하고, 상기 제 5 단계로 복귀하는 제 7 단계와, 상기 확인 결과 메시지가 도달하였을 경우에는 수행 가능 집합에 대한 확인을 종료할 것인지를 판단하는 제 8 � ��계와, 상기 확인 결과에 따라 상기 제 6 단계로 복귀하여 상기 과정을 반복 수행하거나 종료하는 제 9 단계를 포함하여 이루어진 것을 특징으로 한다.

    다중처리기 시스템에서의 고장진단장치
    5.
    发明授权
    다중처리기 시스템에서의 고장진단장치 失效
    多处理器系统故障诊断装置

    公开(公告)号:KR1019930002856B1

    公开(公告)日:1993-04-12

    申请号:KR1019900021849

    申请日:1990-12-26

    Abstract: The local diagnostic monitors in I/O processor boards diagnoses an object which is designated by a system diagnostic monitor to shorten the time necessary to diagnose a system. The diagnostic system comprises a system diagnostic monitor (12) deposited at CPU board to send diagnostic message and to receive diagnostic data from local diagnostic monitors, and local diagnostic monitors deposited at input/output boards to diagnose an object designated by the system diagnostic monitor. The system diagnostic monitor includes a self diagnostic unit (25) for executing self test, and a diagnostic message processor (26) for sending diagnostic message to the local diagnostic monitors and for collecting diagnostic data transmitted from the local diagnostic monitors.

    Abstract translation: I / O处理器板中的本地诊断监视器诊断由系统诊断监视器指定的对象,以缩短诊断系统所需的时间。 诊断系统包括一个沉积在CPU板上的系统诊断监视器(12),用于发送诊断消息并从本地诊断监视器接收诊断数据,以及存放在输入/输出板上的本地诊断监视器,以诊断由系统诊断监视器指定的对象。 系统诊断监视器包括用于执行自检的自诊断单元(25)和用于向本地诊断监视器发送诊断消息并用于收集从本地诊断监视器发送的诊断数据的诊断消息处理器(26)。

    병렬처리 컴퓨터 시스템의 연결 방법
    6.
    发明公开
    병렬처리 컴퓨터 시스템의 연결 방법 无效
    如何连接并行计算机系统

    公开(公告)号:KR1019990038043A

    公开(公告)日:1999-06-05

    申请号:KR1019970057667

    申请日:1997-11-03

    Abstract: 본 발명은 다수개의 병렬처리 컴퓨터 시스템을 상호 연결하여 클러스터로 운영하고자 할 때, 병렬처리 컴퓨터 시스템들을 크로스바 스위치로 허니컴(Honeycomb) 구조로 연결하여 컴퓨터 시스템의 갯수를 확장시킬 수 있는 병렬처리 컴퓨터 시스템의 연결 방법에 관한 것이다.
    종래의 클러스터 연결 구조인 버스 방식 및 링 방식은 시스템의 구현이 용이하다는 장점이 있는 반면에, 많은 갯수의 컴퓨터 노드들이 데이터 전송로를 공유하는 방식이므로, 노드의 수가 증가함에 따라 정보의 교환량이 증가하게 되어 연결할 수 있는 시스템의 갯수가 제한된다.
    따라서, 본 발명은 병렬처리 컴퓨터 시스템들을 크로스바 스위치로 허니컴 구조로 연결하여 시스템의 갯수를 확장 시킬 수 있도록 한 병렬처리 컴퓨터 시스템의 연결 방법을 제시한다.

    병렬처리 컴퓨터 시스템에서 계층적 크로스바 스위치 기법을 적용한 프로세서 연결방법
    7.
    发明授权
    병렬처리 컴퓨터 시스템에서 계층적 크로스바 스위치 기법을 적용한 프로세서 연결방법 失效
    处理器连接装置应用并行计算机系统中的高级十字路口交换机的方案

    公开(公告)号:KR100146562B1

    公开(公告)日:1998-08-17

    申请号:KR1019950039780

    申请日:1995-11-04

    Abstract: 본 발명은 여러개의 컴퓨터 시스템을 상호연결하여 클러스터로 운영하고자 할 때, 컴퓨터 시스템들을 계층적 크로스바 스위치를 사용하여 크로스바 스위치의 개수를 유연하게 증가시킬 수 있는 시스템구조에 대한 것으로, 다수개의 프로세서 노드들을 소정갯수의 노드군으로 분류하는 제1과정과, 상기 과정에서 분류되어진 각 노드군들에 대하여 각각 하나의 노드군에 하나의 크로스바 스위치를 대응시키고 각 노드군에 속하는 프로세서 노드들을 해당 크로스바 스위치에 연결하는 제2과정과, 상기 과정에서 노드군에 연결되어진 크로스바 스위치들을 소정갯수의 스위치군으로 분류하는 제3과정과, 상기 과정에서 분류되어진 각 스위치군들에 대하여 각각 하나의 스위치군에 두 개의 상위 크로스바 스위치를 대응시키고 각 스위치군에 속하는 크로스� � 스위치들과 연결하는 제4과정과, 상기 과정에서 각 스위치군에 연결되어진 상위 크로스바 스위치들을 연결하는 제5과정을 포함하는 것을 특징으로 하는 병렬처리 컴퓨터 시스템에서 계층적 크로스바 스위치 기법을 적용한 프로세서 연결방법을 제공하여 시스템의 확장 또는 응용분야 및 사용용도의 시스템 자원 필요 요구에 따라 자유롭게 구성이 가능하게 한다.

    다중처리기 시스템의 하드웨어장치 및 운영체제 신뢰성 시험방법
    9.
    发明授权
    다중처리기 시스템의 하드웨어장치 및 운영체제 신뢰성 시험방법 失效
    多处理器系统的硬件设备和操作系统可靠性测试方法

    公开(公告)号:KR1019940007834B1

    公开(公告)日:1994-08-25

    申请号:KR1019910023203

    申请日:1991-12-17

    Abstract: The method includes the steps of setting an environment related to a test target system, checking whether the test target system is an input/output device, a memory device or a processor, and testing a tape, a disk, a printer or a terminal of the input/output device, a cache memory or a main memory of the memory device, and the processor according to the test target system and storing a test result, thereby raising the reliability of the system.

    Abstract translation: 该方法包括以下步骤:设置与测试目标系统相关的环境,检查测试对象系统是输入/输出设备,存储设备还是处理器,以及测试磁带,磁盘,打印机或终端 输入/输出设备,高速缓冲存储器或存储设备的主存储器,以及根据测试对象系统的处理器,并存储测试结果,从而提高系统的可靠性。

Patent Agency Ranking