-
公开(公告)号:CN106506005A
公开(公告)日:2017-03-15
申请号:CN201610943059.3
申请日:2016-10-26
Applicant: 东南大学
IPC: H03M1/10
CPC classification number: H03M1/1009 , H03M2201/6372
Abstract: 本发明公开了一种本发明公开了一种消除流水线模数转换器传输曲线断点的后台校准电路及方法,该校准方法适用于流水线型模数转换器,主要校准多比特第一级或前几级电路中的电容失配和运放有限增益造成的模数转换器传输曲线断点。电路主要包括多级流水线模数转换器主电路,延时对准、错位相加模块,校准参数计算模块,N bit计数器,输出校准模块。通过该方法的校准,可以在数字域消除因电容失配和运放有限增益误差导致的传输曲线断点误差,校准方法简单易行,不改变主电路结构,显著降低流水线模数转换器的转换误差,提高其线性度和信噪比。
-
公开(公告)号:CN106656181A
公开(公告)日:2017-05-10
申请号:CN201611022152.7
申请日:2016-11-16
Applicant: 杰华特微电子(杭州)有限公司
CPC classification number: H03M1/1033 , H03M1/66 , H03M2201/622 , H03M2201/6372
Abstract: 本发明公开了一种数模转换器的控制方法及数模转换器,通过取出数模转换器的输入输出点坐标,拟合出一个线性函数,然后调节所述线性函数的斜率和截距,以使得拟合出的线性函数与所述数模转换器的理想线性函数接近,以拟合的线性函数作为数模转换器的输出函数,这样经过调整后的数模转换器的输出比调整前的输出值更接近于理论值,可以提高数模转换器的积分非线性。本发明的控制方法容易地实现了积分非线性的提升,可以提高数模转换器的精确度。
-
公开(公告)号:CN107835019A
公开(公告)日:2018-03-23
申请号:CN201710773503.6
申请日:2017-08-31
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: H03M1/10
CPC classification number: H03M1/1009 , H03M2201/6372
Abstract: 一种高精度数模转换器的工厂校准系统及校准方法,校准系统包括电源、待校准DAC评估板、上位机软件、万用表、USB转GPIB控制器、USB转并口控制器、并口转SPI控制器;待校准DAC评估板包括基准源电路、晶振、继电器、FPGA电路。该校准方法首先将待校准DAC芯片置于待校准DAC评估板上,继电器在FPGA控制下,使万用表的测量对象在基准源电路和待校准DAC芯片之间切换,上位机通过并口转SPI控制器控制待校准DAC进入校准模式,并根据校准模式下DAC的输出值与MSB理想值的差值计算出校准码反馈到DAC的校准寄存器,实现校准,并计算待校准DAC芯片的静态参数INL、DNL,直到校准满足要求。本发明填补了高精度数模转换器校准的空白,能够有效提高数模转换器的线性度。
-
公开(公告)号:CN106788438A
公开(公告)日:2017-05-31
申请号:CN201710150605.2
申请日:2017-03-14
Applicant: 佛山科学技术学院
IPC: H03M1/50
CPC classification number: H03M1/50 , H03M2201/622 , H03M2201/6372
Abstract: 一种电压到时间转换电路,其特征在于包括方波发生电路、反相积分电路、电压跟随器、电压比较器、四选一开关控制电路。本发明与已有技术相比,具有在较大输入电压变化范围内电压到时间转换保持良好的线性特性,能提高电压到时间转换精度,降低了转换时间的优点。
-
公开(公告)号:CN107204772A
公开(公告)日:2017-09-26
申请号:CN201710470078.3
申请日:2017-06-20
Applicant: 成都锐成芯微科技股份有限公司
Inventor: 何天长
IPC: H03M1/06
CPC classification number: H03M1/0604 , H03M2201/6372
Abstract: 本发明公开了一种高线性度高速信号缓冲电路,包括输入端、第一场效应管、第二场效应管、与第一场效应管相连的第一电流源、与第二场效应管相连的第二电流源、第三场效应管、与第三场效应管相连的第四场效应管、与第二电流源和第二场效应管相连的第一电容、第二电容及输出端,第一场效应管与第一电流源形成主要缓冲器,第二电流源、第二场效应管、第三场效应管及第四场效应管形成电流补偿子电路,第一电容与第二电容的电容值相等,第一电容为补偿电容,第二电容为负载电容,第二场效应管和第四场效应管采集负载电容的电流的变化,再通过第三场效应管补偿到主要缓冲器,来保证流过第一场效应管的电流不变。本发明电路结构简单,且实现了高线性度。
-
公开(公告)号:CN105827245A
公开(公告)日:2016-08-03
申请号:CN201610144769.X
申请日:2016-03-14
Applicant: 中国电子科技集团公司第五十八研究所
CPC classification number: H03M1/462 , H03M1/1038 , H03M1/1245 , H03M2201/6372
Abstract: 本发明涉及一种逐次逼近式模数转换器结构。模数转换器结构包括比较器、逻辑控制单元和数模转换器。数模转换器包括电容式子DA结构、电阻式子DA结构和输入共模设置电路。电阻式子DA结构包括第一译码电路、第二译码电路和电阻串。电阻串由2K?1+1个电阻依次串联构成,电阻串的下端接参考地电平,上端接基准电平,电阻串的每个电阻的下端抽头引出分别与第一译码电路相连,第2K?1+1电阻的上端抽头引出与第一译码电路相连,第一电阻至第2K?1电阻的下端抽头引出分别与第二译码电路相连,第一译码电路通过第一开关接入比较器的正输入端,第二译码电路通过第二电容与输入共模设置电路相连。采用电阻串复用结构,降低了由于电阻失配而造成的积分非线性和微分非线性。
-
公开(公告)号:KR1020120021772A
公开(公告)日:2012-03-09
申请号:KR1020100079077
申请日:2010-08-17
Applicant: 서강대학교산학협력단
Inventor: 이승훈
IPC: H03M1/66
CPC classification number: H03M1/66 , H03M1/002 , H03M2201/62 , H03M2201/6372 , H03M2201/644
Abstract: PURPOSE: A DAC(Digital To Analog Converter) using a two-dimensional INL(Integral Non-Linearity) bounded switching method is provided to secure linearity at an INL property by minimizing glitch energy. CONSTITUTION: A DAC(Digital To Analog Converter) uses a two-dimensional INL(Integral Non-Linearity) bounded switching method based on a current cell matrix structure. The DAC changes an input digital signal to an analog output signal. The DAC switches current cells, which form each matrix, through a column and row decoding mode. Switching through the decoding method divides a cell matrix to be equal into two from side to side as well as an up and down. The switching through the decoding method preferentially switches the cells which are located in a first quadrant and a third quadrant of the cell matrix. The cells, which are located in a second quadrant and a fourth quadrant, are secondly switched.
Abstract translation: 目的:提供使用二维INL(积分非线性)有界切换方法的DAC(数模转换器),通过最小化毛刺能量来确保INL属性的线性度。 构成:DAC(数模转换器)使用基于当前单元矩阵结构的二维INL(积分非线性)有界切换方法。 DAC将输入数字信号改变为模拟输出信号。 DAC通过列和行解码模式切换形成每个矩阵的当前单元格。 通过解码方法切换将单元矩阵从一侧到另一侧以及上下划分成两个。 通过解码方法的切换优先地切换位于单元矩阵的第一象限和第三象限中的单元。 位于第二象限和第四象限中的单元被二次切换。
-
公开(公告)号:KR1020050092577A
公开(公告)日:2005-09-22
申请号:KR1020040017673
申请日:2004-03-16
Applicant: 삼성전자주식회사
Inventor: 윤광호
IPC: H03M1/10
CPC classification number: H03M1/0634 , H03M1/1023 , H03M2201/20 , H03M2201/615 , H03M2201/6327 , H03M2201/6372
Abstract: 옵셋을 평균화하여 비선형성 에러를 개선한 아날로그 디지털 변환기 및 그 방법이 개시된다. 상기 아날로그 디지털 변환기에서는, 비교부가 비교기들의 출력을 합산 증폭하는 회로 한 단을 이용하여 입력 옵셋 전압을 평균화하거나, 평균화 범위를 넓히기 위하여 비교기들의 출력을 여러 단에 걸쳐 합산 증폭하는 회로를 이용하여 입력 옵셋 전압을 평균화한다. 상기 아날로그 디지털 변환기는 전달 특성에서 나타나는 비선형성 에러를 개선한다.
-
公开(公告)号:KR101840683B1
公开(公告)日:2018-03-21
申请号:KR1020170124868
申请日:2017-09-27
Applicant: 포항공과대학교 산학협력단
CPC classification number: H03M1/38 , H03M1/14 , H03M2201/16 , H03M2201/625 , H03M2201/6372
Abstract: 본발명은잔류전압적분을이용한축차근사형아날로그디지털변환기에서잔류전압증폭기의출력범위에의한비선형성문제점을유발시키지않고잔류전압을증폭하여저전력으로고해상도의아날로그디지털변환을수행하는기술에관한것이다. 이를위해본 발명은코스 SAR 변환모드에서아날로그입력전압을공급받아최상위비트의디지털신호로변환하고, 파인 SAR 변환모드에서는피드백전압을공급받아최하위비트의디지털신호로출력하는코스및 파인축차근사형변환부(110); 및상기아날로그입력전압과상기디지털신호를아날로그신호로변환한아날로그전압의차이전압인잔류전압을미리정해진이득으로미리정해진횟수만큼반복적으로증폭하여최종의목표배수로출력하는잔류전압적분처리를수행하는잔류전압적분부(120)를포함하는것을특징으로한다.
Abstract translation: 本发明涉及一种用于以低功率进行高分辨率模拟 - 数字转换放大的残留电压不通过使用残余电压积分扫描模拟数字转换器引起的轴向步骤的残余电压放大器的输出范围的非线性问题的技术。 当与一反馈电压在至少显著位铸件提供到数字信号时,与在使用过程中SAR转换模式转换为最显著比特的数字信号的模拟输入电压,和松树SAR转换模式下,当然和细转子近似输出端提供的本发明来实现这个 110; 和残余用于输出最终目标倍数由预定次数反复扩增到的模拟电压的电压之间的剩余电压差在一个预定的增益被转换为模拟输入电压与所述模拟信号,所述数字信号执行残余电压积分处理 和电压积分单元(120)。
-
公开(公告)号:KR1020140144511A
公开(公告)日:2014-12-19
申请号:KR1020130066584
申请日:2013-06-11
Applicant: 삼성전기주식회사
Inventor: 김정태
CPC classification number: H03M1/1033 , H03M1/12 , H03M2201/615 , H03M2201/6372
Abstract: 본 발명은, 제1 입력 신호 및 제2 입력 신호를 포함하는 복수의 시험 입력 신호를 ADC 컨버터에 출력하는 시험 입력 신호 출력 단계; 상기 ADC 컨버터로부터 상기 제1 입력 신호에 대한 제1 응답 신호 및 상기 제2 입력 신호에 대한 제2 응답 신호를 포함하는 복수의 응답 신호를 획득하는 응답 신호 획득 단계; 상기 복수의 응답 신호에 기초하여 오프셋 정보를 획득하는 오프셋 정보 획득 단계;를 포함하는 오프셋 보정 방법에 관한 것이다.
Abstract translation: 本发明涉及一种用于补偿偏移的方法和装置,所述方法包括:向ADC转换器输出包括第一输入信号和第二输入信号的多个测试输入信号; 获得包括相对于第一输入信号的第一应答信号和相对于来自ADC转换器的第二输入信号的第二应答信号的多个应答信号; 并根据应答信号获得偏移信息。
-
-
-
-
-
-
-
-
-