-
公开(公告)号:KR1020150079325A
公开(公告)日:2015-07-08
申请号:KR1020130169491
申请日:2013-12-31
Applicant: 노틸러스효성 주식회사
Inventor: 박태원
IPC: H03M1/08
CPC classification number: H03M1/08 , H03M1/0609 , H03M1/1023 , H03M2201/11 , H03M2201/192 , H03M2201/6327 , H03M2201/64
Abstract: 본발명은 ADC(Analog-Digital Convertor) 제어보드를이용한 ADC 제어방법및 ADC 제어시스템에관한것으로서, 더욱상세하게는메인보드에구비되는 ADC에입력되는센서신호를미리설정된기준전압과비교하여 ADC에입력되는센서신호에노이즈가개재되었는지여부를판단하는비교기와, 상기비교기를통해감지된노이즈의주기성여부를판단하여상기메인보드에구비되는 CPU로상기 ADC의센서신호취득시점을전송하는 ADC 데이터취득제어부가구비된 ADC 제어보드를이용하여, 센서신호에포함된주기성노이즈의피크(Peak)와피크(Peak) 사이에서 ADC의센서신호취득시점을설정하도록구성함으로써, 경시변화로인한부품이나신호전달라인의열화등의이유로발생되는주기성노이즈의영향을최소화할수 있도록구성된 ADC 제어보드를이용한 ADC 제어방법및 ADC 제어시스템에관한것이다. 이를위하여본 발명은, ADC(Analog-Digital Convertor) 제어보드를이용한 ADC 제어시스템에있어서, 상기 ADC 제어보드는, 메인보드에구비되는 ADC에입력되는센서신호를미리설정된기준전압과비교하여 ADC에입력되는센서신호에노이즈가개재되었는지여부를판단하는비교기; 및상기비교기를통해 ADC에입력되는센서신호에노이즈가개재되었다고판단되는경우, 상기노이즈의주기성여부를판단하여상기메인보드에구비되는 CPU로상기 ADC의센서신호취득시점을전송하는 ADC 데이터취득제어부; 를포함하여구성되되, 상기 ADC 데이터취득제어부는, 상기센서신호에포함된주기성노이즈의피크(Peak)와피크(Peak) 사이에서 ADC의센서신호취득시점을설정하여상기 CPU로전송하는것을특징으로한다.
Abstract translation: 本发明涉及使用模拟数字转换器(ADC)控制板和ADC控制系统的ADC控制方法。 ADC控制板包括一个比较器,用于通过将输入到主板上形成的ADC的传感器信号与预置的参考电压进行比较来确定输入到ADC的传感器信号中是否插入噪声;以及ADC数据采集控制单元, 如果通过比较器确定噪声被插入到输入到ADC的传感器信号中,则通过确定噪声的周期性,传感器信号获取指向在主板上形成的CPU。 本发明使周期性噪声的影响最小化。
-
公开(公告)号:KR101158038B1
公开(公告)日:2012-06-22
申请号:KR1020110048235
申请日:2011-05-23
Applicant: 주식회사 유컴테크놀러지
CPC classification number: H03M1/0614 , H03M1/0827 , H03M1/0845 , H03M2201/6327 , H03M2201/643 , H03M2201/646
Abstract: PURPOSE: A method for reducing harmonics in analog to digital conversion is provided to reduce harmonic noise generated by an A/D converter by processing output signals from an A/D converter in a time domain. CONSTITUTION: A size of a signal converted into a digital format is measured. The size of the signal is compared with a size of a signal before a 1 sampling period. The size of the signal is corrected according to a comparison result value exceeding a threshold. The correction signal passing a correction step is outputted. The measured signal outputs as it is when the size comparison result is below the threshold. The threshold is a multiplied value of peak amplitude of an analog signal, angular velocity, and a sampling period. A correction signal is calculated by using the size of the signal before the 1 sampling period and a size of a signal before a 2 sampling period.
Abstract translation: 目的:提供一种降低模数转换中谐波的方法,通过在时域中处理来自A / D转换器的输出信号,减少A / D转换器产生的谐波噪声。 规定:测量转换成数字格式的信号的大小。 将信号的大小与1采样周期之前的信号的大小进行比较。 根据超过阈值的比较结果值来校正信号的大小。 输出通过校正步骤的校正信号。 当尺寸比较结果低于阈值时,测量的信号按原样输出。 阈值是模拟信号的峰值幅度,角速度和采样周期的相乘值。 通过使用1采样周期之前的信号的大小和在2采样周期之前的信号的大小来计算校正信号。
-
公开(公告)号:KR1020080086179A
公开(公告)日:2008-09-25
申请号:KR1020070027994
申请日:2007-03-22
Applicant: 삼성중공업 주식회사
IPC: H03M1/12
CPC classification number: H03M1/1019 , H03M1/1023 , H03M1/1038 , H03M2201/6164 , H03M2201/6327 , H03M2201/639
Abstract: An analog-digital converter is provided to compensate for I/O characteristic errors using software by using compensation values of an offset and a gain stored during an inspection process. A signal amplifier(101) amplifies analog signals from plural channels and outputs the amplified result. A channel selector(103) selects one of the amplified signals from the plural channels. An ADC(Analog Digital Converter)(105) converts the analog signal of the selected channel to a digital signal and outputs a data signal. A buffer(109) buffers the data signal and outputs the buffered result. A compensation value memory(113) stores gain and offset compensation values. A signal processor(115) processes the data signal based on the offset and gain compensation values and outputs the data signal. A communication port(117) outputs the data signal from the signal processor to outside through an interface. A controller(111) controls the channel selector, the ADC, the buffer and the signal processor.
Abstract translation: 提供了一种模拟数字转换器,通过使用在检查过程中存储的偏移和增益的补偿值来补偿使用软件的I / O特性误差。 信号放大器(101)放大来自多个通道的模拟信号并输出放大的结果。 信道选择器(103)从多个信道中选择一个放大信号。 ADC(模拟数字转换器)(105)将所选通道的模拟信号转换为数字信号并输出数据信号。 缓冲器(109)缓冲数据信号并输出缓冲结果。 补偿值存储器(113)存储增益和偏移补偿值。 信号处理器(115)基于偏移和增益补偿值处理数据信号并输出数据信号。 通信端口(117)通过接口将来自信号处理器的数据信号输出到外部。 控制器(111)控制通道选择器,ADC,缓冲器和信号处理器。
-
公开(公告)号:KR1020060005837A
公开(公告)日:2006-01-18
申请号:KR1020040054817
申请日:2004-07-14
Applicant: 삼성전자주식회사
Inventor: 변상욱
CPC classification number: H03M1/0607 , H03M1/0621 , H03M1/70 , H03M1/742 , H03M2201/615 , H03M2201/6327 , H03M2201/639
Abstract: 출력 범위를 가변할 수 있고, 미세하게 출력전압을 가변할 수 있는 디지털/아날로그 변환기 및 디지털/아날로그 변환방법이 개시되어 있다. 디지털/아날로그 변환기는 커런트 셀, 기준전류소스, 및 출력저항을 포함한다. 기준전류소스는 가변적인 기준전류를 흘려주고, 커런트 셀이 공급할 수 있는 최대전류가 기준전류의 2배가 되도록 한다. 디지털/아날로그 변환방법은 전류제공단계, 기준전류제공단계, 및 출력전압제공단계를 포함한다. 기준전류제공단계는 가변적인 기준전류를 흘려주고, 전류제공단계에서 제공하는 최대전류의 크기가 기준전류의 2배가 되도록 한다. 따라서, 디지털/아날로그 변환기의 출력범위를 가변할 수 있고, 미세하게 출력전압을 가변할 수 있다.
Abstract translation: 公开了能够改变输出范围并且精细地改变输出电压的数字/模拟转换器和数字/模拟转换方法。 数字 - 模拟转换器包括电流单元,参考电流源和输出电阻器。 参考电流源流过可变的参考电流,使得可由当前单元提供的最大电流是参考电流的两倍。 数字/模拟转换方法包括电流提供步骤,参考电流提供步骤和输出电压提供步骤。 参考电流提供步骤允许可变的参考电流流动,并且在电流提供步骤中提供的最大电流的大小是参考电流的两倍。 因此,数模转换器的输出范围可以改变,并且输出电压可以精细地改变。
-
公开(公告)号:KR1020050093983A
公开(公告)日:2005-09-26
申请号:KR1020040017869
申请日:2004-03-17
Applicant: 주식회사 플레넷
IPC: H03M1/12
CPC classification number: H03M1/0658 , H03M1/12 , H03M2201/6121 , H03M2201/6327
Abstract: 본 발명은, 아날로그 신호를 이진 데이터로 변환하는 아날로그/디지털 변환기로서, 제공되는 아날로그 신호에서 특정 주기로 추출하여 디지털 이산 신호를 출력하는 신호 추출부와, 상기 신호 추출부로부터 출력되는 디지털 이산 신호를 n차 지연시켜 출력하는 n차 지연부와, 상기 신호 추출부로부터 출력되는 디지털 이산 신호를 n-1 번 순차적으로 지연시켜 지연되지 않은 값과 각 지연된 값에 대한 평균값을 구하여 출력하는 n차 이동 평균 필터와, 상기 n차 지연부의 출력과 상기 n차 이동 평균 필터의 출력을 비교하여 상기 디지털 이산 신호에 대응하는 이진 데이터를 출력하는 비교부를 구비한다.
-
公开(公告)号:KR1020080086752A
公开(公告)日:2008-09-26
申请号:KR1020070028844
申请日:2007-03-23
Applicant: 인하대학교 산학협력단
IPC: H03M1/12
CPC classification number: H03M1/0634 , H03M2201/22 , H03M2201/6107 , H03M2201/6327 , H03M2201/6354 , H03M2201/8132
Abstract: A resistor averaging circuit is provided to adjust an averaging resistor value according to an input frequency by obtaining an optimal resistance according to the input frequency and then changing the optimal resistance. A resistor averaging circuit receives a pre-amplifier load resistance(R0) and an output voltage of a pre-amplifier stage. An averaging resistor(R1) is series-connected to the resistor averaging circuit, which outputs an averaged voltage through a BOTTOM terminal. An interpolation block(2) is arranged to be adjacent to the averaging resistor. MOS(Metal Oxide Semiconductor) transistors are series-connected in the interpolation block. The averaging resistor outputs 2^(n-1) optimal resistor values according to an input frequency. Two averaging resistors are series-connected to form one averaging resistor.
Abstract translation: 提供电阻平均电路,通过根据输入频率获得最佳电阻,然后改变最佳电阻,根据输入频率调整平均电阻值。 电阻平均电路接收前置放大器负载电阻(R0)和前置放大器级的输出电压。 平均电阻(R1)串联连接到电阻平均电路,其通过BOTTOM端子输出平均电压。 插值块(2)被布置成与平均电阻器相邻。 MOS(金属氧化物半导体)晶体管串联在插值块中。 平均电阻根据输入频率输出2 ^(n-1)个最优电阻值。 两个平均电阻串联连接形成一个平均电阻。
-
公开(公告)号:KR1020080064294A
公开(公告)日:2008-07-09
申请号:KR1020070001033
申请日:2007-01-04
Applicant: 콘티넨탈 오토모티브 시스템 주식회사
Inventor: 장형태
IPC: H03M1/12
CPC classification number: H03M1/0607 , H03M1/0845 , H03M1/089 , H03M2201/6107 , H03M2201/615 , H03M2201/6327 , H03M2201/639
Abstract: An AD converter and a method for correcting a conversion error are provided to output an accurate AD conversion result regardless of variation of a reference voltage by implementing an error correction processing based on a fixed input voltage. A method for correcting conversion error includes the steps of: receiving an input voltage from a predetermined circuit having an AD converter(S100); performing an AD conversion based on a predetermined reference voltage and data format(S104); determining whether the reference voltage is changed or not(S106); generating an error value by comparing the input voltage with the operating measurement value of the AD conversion based on the determined result(S112); and correcting a converting error by multiplying the operating measurement value of the AD conversion by a correction value corresponding to the error value(S114).
Abstract translation: 提供AD转换器和用于校正转换误差的方法,通过实施基于固定输入电压的纠错处理,而不管参考电压的变化,输出精确的AD转换结果。 用于校正转换误差的方法包括以下步骤:从具有AD转换器的预定电路接收输入电压(S100); 基于预定参考电压和数据格式执行AD转换(S104); 确定参考电压是否改变(S106); 通过基于所确定的结果将输入电压与AD转换的操作测量值进行比较来产生误差值(S112); 以及通过将AD转换的操作测量值乘以与误差值相对应的校正值来校正转换误差(S114)。
-
公开(公告)号:KR1020070019316A
公开(公告)日:2007-02-15
申请号:KR1020050074151
申请日:2005-08-12
Applicant: 엘지전자 주식회사
Inventor: 홍경철
CPC classification number: H03M1/0621 , H03M1/1019 , H03M1/1042 , H03M2201/6164 , H03M2201/6327
Abstract: 본 발명은 아날로그 디지털 변환기의 오차를 보정하기 위한 아날로그 디지털 변환기의 오차보정장치에 관한 것이다. 본 발명은, 아날로그 신호를 입력받는 입력신호 스위칭부; 상기 입력신호 스위칭부로 입력된 아날로그 신호를 디지털 신호로 변환시키는 ADC부; 상기 ADC부에서 변환된 신호를 처리하여 소정의 영상신호를 구현하고, ADC조정용 표준영상신호를 출력하는 신호처리부; 상기 신호처리부로부터 출력된 ADC조정용 표준영상신호를 저장하고, 이를 상기 입력신호 스위칭부에 제공하는 메모리부를 포함하는 것을 특징으로 한다. 상기 ADC조정용 표준영상신호는 소정의 ADC조정용 비디오 패턴을 포함한다. 상기 메모리부는 CF, XD, SD, MMC, SMC 또는 스틱형 중 적어도 어느 하나의 메모리 카드 형태로 구성된다. 따라서, ADC의 오차 보정을 위한 표준영상신호를 메모리에 저장하여 사용함으로써, 종래의 비디오 패턴 제너레이터와 같은 고가의 계측기를 사용하지 않음으로, 기기를 조작할 필요가 없고, 비용이 절감된다.
TV, 영상, ADC, 아날로그, 디지털, 변환, 오차, 보정, 신호-
公开(公告)号:KR1020050092577A
公开(公告)日:2005-09-22
申请号:KR1020040017673
申请日:2004-03-16
Applicant: 삼성전자주식회사
Inventor: 윤광호
IPC: H03M1/10
CPC classification number: H03M1/0634 , H03M1/1023 , H03M2201/20 , H03M2201/615 , H03M2201/6327 , H03M2201/6372
Abstract: 옵셋을 평균화하여 비선형성 에러를 개선한 아날로그 디지털 변환기 및 그 방법이 개시된다. 상기 아날로그 디지털 변환기에서는, 비교부가 비교기들의 출력을 합산 증폭하는 회로 한 단을 이용하여 입력 옵셋 전압을 평균화하거나, 평균화 범위를 넓히기 위하여 비교기들의 출력을 여러 단에 걸쳐 합산 증폭하는 회로를 이용하여 입력 옵셋 전압을 평균화한다. 상기 아날로그 디지털 변환기는 전달 특성에서 나타나는 비선형성 에러를 개선한다.
-
-
-
-
-
-
-
-