一种连接装置及其制作方法

    公开(公告)号:CN106793457A

    公开(公告)日:2017-05-31

    申请号:CN201611161561.5

    申请日:2016-12-15

    Inventor: 武宁

    CPC classification number: H05K1/0219 H05K1/18 H05K2201/09218

    Abstract: 本发明提供了一种连接装置及其制作方法,该连接装置,包括:电路板和连接器;所述连接器设置在所述电路板上,所述连接器位于所述电路板的元器件安装层上;所述电路板上的与所述电路板的接地层相连的接地走线在所述元器件安装层上围绕所述连接器的信号传输引脚形成环路,所述环路包围所述信号传输引脚。本发明提供了一种连接装置及其制作方法,能够提高信号传输时的SI质量。

    一种含多功能铝箔制成的LED灯带线路板模组及制造方法

    公开(公告)号:CN106413249A

    公开(公告)日:2017-02-15

    申请号:CN201610659569.8

    申请日:2016-08-09

    Applicant: 王定锋

    Inventor: 王定锋 徐文红

    CPC classification number: H05K1/09 H05K1/0201 H05K2201/09218

    Abstract: 本发明涉及一种含多功能铝箔制成的LED灯带线路板模组及制造方法,具体而言,将单面软性电路板背面涂胶,用模具冲出导锡孔,然后在背面对位导锡孔覆上至少表面是易焊锡金属的金属背线,金属背线从单面软性电路板正面的导锡孔处露出;将宽度大于背线的多条铝箔带保持一定间距覆盖在背线上并包住背线,同时被背线两边的胶粘剂粘牢,将背线紧贴夹在中间接触导通,SMT贴片焊接元件,在导锡孔处将背线与正面电路焊接在一起,使其背面的铝箔、金属背线、正面电路相互导通在一起,制成含多功能铝箔的LED灯带线路板模组,本发明解决了灯带上的铝电路很难和铜面电路连接导通问题。

    移动终端的电路板和移动终端

    公开(公告)号:CN106211557A

    公开(公告)日:2016-12-07

    申请号:CN201610608804.9

    申请日:2016-07-28

    Inventor: 陈鑫锋

    CPC classification number: H05K1/02 H05K1/0268 H05K2201/09218

    Abstract: 本发明公开了一种移动终端的电路板和移动终端,其中,该移动终端的电路板包括:本体;设置在本体上的走线;设置在走线两端的第一检测点和第二检测点;检测器,用于通过第一检测点和第二检测点之间的走线的阻值检测充电电流。该实施例的移动终端的电路板,将设计灵活的走线作为检测充电电流的检测电阻,走线不占电路板高度,有利于减少移动终端的整机厚度。

    基于PCB电路板的网络连接结构

    公开(公告)号:CN105682361A

    公开(公告)日:2016-06-15

    申请号:CN201610119462.4

    申请日:2016-03-02

    Inventor: 刘玉栋 刘慧江

    CPC classification number: H05K1/182 H05K1/11 H05K2201/09218

    Abstract: 本发明公开了一种基于PCB电路板的网络连接结构,所述PCB电路板上包括相互隔离的第一线路和第二线路,其特征在于,所述第一线路包括电性连接的第一网络和第二网络,所述第一网络和第二网络通过短路子电性导通。本发明通过在隔离网络之间设置短路子,节省了BOM成本,同时由于短路子可以设置在PCB电路板的任意层,设计的灵活性也得以提升;设置短路子不需要在PCB电路板上画出复杂的隔离区图形,设计难度和出错概率同时得到大幅度的降低。

    一种服务器主板抗电磁干扰电路

    公开(公告)号:CN107333389A

    公开(公告)日:2017-11-07

    申请号:CN201710742267.1

    申请日:2017-08-25

    Inventor: 党杰

    CPC classification number: H05K1/0216 H05K2201/09218

    Abstract: 本发明涉及服务器技术领域,提供一种服务器主板抗电磁干扰电路,包括clock buffer芯片;clock buffer芯片设有管脚BUF_IN、管脚CLKO、管脚CLK1、管脚CLK2、管脚CLK3、管脚GND、管脚VDD和管脚OE;管脚BUF_IN连接clock信号输入端,管脚CLKO、管脚CLK1和管脚CLK2分别对应连接至clock信号输出端,管脚CLK3引出的clock信号输出线路处于悬空状态;管脚CLK3引出的clock信号输出线路上设有返回通路,返回通路包括一匹配电阻R,从而解决了悬空clock线路引起的电磁干扰问题,降低了服务器产品电磁兼容认证风险,提高产品品质。

    PCB板及移动终端
    8.
    发明公开

    公开(公告)号:CN106132070A

    公开(公告)日:2016-11-16

    申请号:CN201610505638.X

    申请日:2016-06-28

    Inventor: 范艳辉

    CPC classification number: H05K1/0216 H05K2201/09218

    Abstract: 本发明公开了一种PCB板及移动终端。该PCB板包括:板体和接地导电件。其中,板体上设有多条走线,相邻的两条走线之间设有露铜部。接地导电件的一端与露铜部连接,另一端与接地点连接。根据本发明的PCB板,通过在相邻走线间设置露铜部,并将露铜部与接地导电件连接,由此可以使得相邻走线间的窜扰信号经接地导电件传送至接地点,保证了其他信号的正常工作,从而避免了相邻走线间的信号干扰,提高了系统的整体性能。

    一种在PCB板中走线的方法

    公开(公告)号:CN107846780A

    公开(公告)日:2018-03-27

    申请号:CN201711057925.X

    申请日:2017-11-01

    Inventor: 杨志民

    CPC classification number: H05K3/0002 H05K1/0298 H05K2201/09218

    Abstract: 本发明公开了一种在PCB板中走线的方法,包括:在P层PCB板中,判断当讯号线过孔经由第一通孔从第M层去往第N层后产生了是否大于所述PCB板的层数的一半的过孔残根;如果是,则将所述讯号线设为先经由所述第一通孔从所述第M层到达第Z层,再经由第二通孔从所述第Z层到达所述第N层以得到小于或等于所述PCB板的层数的一半的过孔残根;其中,P、M、N、Z均为正整数。而通过本发明提供的方案,只需使讯号线先经由第一通孔先到达第Z层,再经由第二通孔到达第N层,只需计算这时产生的过孔残根,确定其小于直接从第M层到第N层产生的过孔残根后便应用这种过孔方式,从而减少了重新布局的时间以及减少了因背钻要求而造成的成本增加的问题。

Patent Agency Ranking