Abstract:
본 발명은 근거리 통신망의 이중화 공유버스 중계회로 및 그 방법에 관한 것으로 보다 상세하게는 공유버스 구조를 가지는 근거리 통신망에 이중화 공유버스를 구성하고 그 이중화공유버스를 운용하기 위한 버스분리/중계수단을 사용하여 이중화 공유버스를 분리운용 혹은 확장운용시켜 근거리 통신망의 버스운용효율과 버스장애에 대한 신뢰성을 증대시킴으로써 이중화 공유버스 중 어느 한쪽의 공유버스 장애에 대해서도 다른 공유버스를 통한 통신을 보장할 수 있는 근거리 통신망의 이중화 공유버스 중계회로 및 그 방법에 관한 것이다. 특징적인 구성으로는 통신을 위한 전송 매체로서 이중화구조로 된 제1공유버스 및 제2공유버스와, 이중화 공유버스를 분리 또는 확장시켜 운용하기 위한 버스중계부제어신호를 제공하고 공유버스의 장애를 감시하기 위해서 이중화 공유버스에 각각 접속되어 서로 간에 연결된 버스제어부통신채널로 통신가능한 제1버스제어수단 및 제2버스제어수단과, 상기 제1공유버스와 제2공유버스를 연결하고 상기 버스중계부제어신호에 의해 버스신호를 중계하는 버스분리/중계수단으로 구성함에 있으며, 이중화공유버스에 각각 연결된 공유버스제어수단의 버스중계부제어 신호로 버스분리/중계수단을 제어하여 이중화된 공유버스중 어느 하나의 공유버스에 장애가 발생하거나 또는 2N개의 정합노드를 수용하는 이중화공유버스를 각 N개의 정합노드를 수용하는 두개의 공유버스로 각각 나누어 운용하기 의해 버스분리/중계수단을 버스분리수단으로 동작시켜 이중화된 공유버스를 분리함에 있고, 이중화 공유버스에 각각 연결된 공유버스제어수단의 버스중계부제어신호로 버스분리/중계수단을 제어하여 2N개의 정합노드롤 수용하는 이중화 공유버스를 모두 동작모드로 운용하면서 장에 발생시 동작/대기 모드로 나누어 운용하기 위해 버스분리/중계수단을 버스중계수단으로 동작시켜 이중화된 공유버스를 보장함에 있다.
Abstract:
본 발명은 전전자 교환기의 프로세서 장치에서 액티브/스탠바이 형태로 동작하는 이중화된 프로세서 장치의 이중화 보드의 기능중 액티브측 주프로세서의 비정상적인 동작인 경우 에러의 감지 및 스탠바이측 메모리의 액세스시 에러일 경우 이중화 보드상에서의 에러 감지장치 및 처리 방법에 관한 것으로, 액티브/스탠바이로 동작하는 프로세서 장치에 있어서 액티브/스탠바이 동시 쓰기시 스텐바이측 데이터 쓰기와 관계없이 액티브측에서 사전 데이터 쓰기 종료 신호를 생성하여 계속 CPU는 다음 사이클을 수행함으로서 성능 향상 및 스탠바이측 쓰기 애러발생을 감지 할 뿐만 아니라 주 프로세서 보드의 정상 동작 유무를 판단할 수 있는 효과가 있다.
Abstract:
본 발명은 전화망 방향제거 장치 및 방법에 관한 것으로, 기존 상용 반향제거의 복잡한 중계선 인터페이스ghl호, 시그날링 인터페이스회로, 디스에이블링회로 등이 필요없고, 반향제거가 필요한 중계선이 24채널을 수용하는 T1방식(1.544Mbps)과 32채널인 (2.048Mbps)중 어떤 방식을 사용하더라도 관계없으며, 즉 중계선의 방식에 상관없이 타임스위치와 연동하여 동작할수 있는 반향제거기를 실현할 수 있어서 경계적이 반향제거기를 구성할수 있다. 또한, 중계선상에 위치하지 않으므로서 중계선의 신뢰도를 저하시키지 않고, 반향제거가 필요한 때만 타임스위치와 연동시켜 반향제거를 하므로서, 상대적으로 적은 반향제거기를 가지고 효율적으로 반향제거를 할수 있어서 경제적이고, 또한 반향제거기와 타임스위치가 연동되어 반형제거를 수행하므로서 반향제거기를 중계선 채널 위치에 관계없이 스위치 제어 프로세서의소프트웨어에 의한 임의 배정이 가능하기 때문에 반향제거기의 고장에 신축적으로 대처할 수 있고, N+1 리던던스(Rrdundance)등으로 전체적인 시스템 신뢰도 향상이 가능하도록 하는 효과가 있다.
Abstract:
본 발명은 병행처리 구조를 이용한 PCM경로의 다중채널 HDLC 데이터 고속처리 및 음성데이터 정합장치에 관한 것으로, 시간스위치(Time Wwitch)와 PCM(Pulse Code Modulation) 경로로써 연결되고, 상위프로세서와는 상위프로세서버스로써 정합되고, 음성처리 장치와 정합되어 HDLC데이터를 상위프로세서의 명령에 따라 가공하여 시간스위치와 미리 약속된 여러개의 TS(Time Slot)에 동시에 송수신하며, 음성처리장치와 정합되어 음성 데이터와 관련 제어데이터를 송수신하고, 기지국과의 동기를 맞추기 위한 20ms동기신호를 수신함으로써, 마이크로프로세서들이 병행처리 구조로 구성되어 서로 통신은 하되 각각 독립적으로 기능을 수행하여, HDLC데이터를 고속으로 처리하도록 하는 병행처리 구조를 이용한 PCM경로의 다중채널 HDLC데이터 고속처리 및 음성어데이터 정합이 가능한 효과가 있다.
Abstract:
본 발명은 이 장치가 시간스위치(Time Switch)와 PCM(Pulse Code Modulation) 경로로써 연결되고, 상위 프로세서와는 상위 프로세서버스로써 정합되어 HDLC(High-lveel Data Link Control) 데이터를 상위 프로세서의 명령에 따라 가공하여 시간스위치와 미리 약속된 여러개의 TS(Time Slot)에 동시에 송수신하고, 마이크로프로세서들이 병행처리 구조로 구성되어 서로 통신은 하되 각각 독립적으로 기능을 수행하여, HDLC 데이터를 고속으로 처리하는 장치를 제공하는데 그 목적이 있다. 본 발명은 상기 목적을 달성하기 위해 상위 프로세서 정합부, 범용 프로세서 및 주변회로부 공통 기억장치, 단일칩 프로세서 및 주변회로부, HDLC 처리부 PCM 정합부 등으로 구성되어 있다.
Abstract:
The apparatus for determining whether or not there is an audible analog signal includes a central processing unit for controlling a whole operation; a time slot controller for generating a time slot frame synchronizing signal to convey digital data to an assigned channel of a time division multiplex signal line; a pulse code modulation (PCM) coder/decoder for converting an analog signal to a PCM signal or vice versa; a serial/parallel converter for converting serial data to parallel data or vice versa; a PCM matching circuit for controlling a data flow direction; and an audible signal presence/absence determiner for determining whether or not there is an analog signal. The apparatus effectively determines the presence/absence of a audio signal.