ALIMENTATION SECURISEE D'UN CIRCUIT INTEGRE

    公开(公告)号:FR2881851A1

    公开(公告)日:2006-08-11

    申请号:FR0550366

    申请日:2005-02-08

    Abstract: L'invention concerne un procédé et un circuit de brouillage de la signature en courant d'une charge (29) comportant au moins un circuit intégré exécutant des traitements numériques, consistant à alimenter au moins le circuit intégré à partir d'une tension d'alimentation (Vps) externe au circuit en combinant un courant (Ipsdc) fourni par un premier régulateur linéaire (4') avec un courant (Ipsac) fourni par au moins un circuit d'alimentation à découpage capacitif (5) à une ou plusieurs capacités commutées.

    18.
    发明专利
    未知

    公开(公告)号:DE602006010452D1

    公开(公告)日:2009-12-31

    申请号:DE602006010452

    申请日:2006-02-07

    Abstract: The circuit has a linear regulator (4`) for supplying a DC supply voltage (Vdd) to an internal load (29) from an external voltage (Vps). Chopper type capacitive clipping supply circuits (5), with switched capacitances, are in parallel with the activated linear regulator. The circuits supply current at the same time as the linear regulator, during an operation phase (D) of the integrated circuit which corresponds to a phase in which a calculating processor which contains the internal load is active.. An independent claim is also included for a method for scrambling the current signature of a load including an integrated circuit.

    CIRCUIT INTEGRE SANS CONTACT COMPRENANT UN CIRCUIT D'ALIMENTATION ELECTRIQUE A HAUT RENDEMENT

    公开(公告)号:FR2894698A1

    公开(公告)日:2007-06-15

    申请号:FR0512441

    申请日:2005-12-08

    Abstract: L'invention concerne un procédé pour fournir une tension continue d'alimentation (Vcc) à un circuit électronique (ECT), à partir de signaux d'antenne haute fréquence (S1, S2). Selon l'invention, le procédé comprend les étapes consistant à produire une tension continue primaire (Vccp) égale à une fraction de la tension d'alimentation (Vcc) à partir d'au moins un signal d'antenne (S1, S2), produire au moins deux signaux de pompage (H1, H2) ayant une fréquence inférieure à la fréquence des signaux d'antenne, au moyen d'un oscillateur (LVOSC) alimenté électriquement par la tension primaire (Vccp), et survolter la tension primaire (Vccp) au moyen d'une pompe de charge (PMP2) entraînée par les signaux de pompage (H1, H2), pour obtenir la tension d'alimentation (Vcc). Application notamment aux circuits intégrés sans contact UHF.

    20.
    发明专利
    未知

    公开(公告)号:FR2881851B1

    公开(公告)日:2007-04-13

    申请号:FR0550366

    申请日:2005-02-08

    Abstract: The circuit has a linear regulator (4`) for supplying a DC supply voltage (Vdd) to an internal load (29) from an external voltage (Vps). Chopper type capacitive clipping supply circuits (5), with switched capacitances, are in parallel with the activated linear regulator. The circuits supply current at the same time as the linear regulator, during an operation phase (D) of the integrated circuit which corresponds to a phase in which a calculating processor which contains the internal load is active.. An independent claim is also included for a method for scrambling the current signature of a load including an integrated circuit.

Patent Agency Ranking