-
公开(公告)号:FR2897674A1
公开(公告)日:2007-08-24
申请号:FR0601481
申请日:2006-02-20
Applicant: UNIV D AIX MARSEILLE I , CENTRE NAT RECH SCIENT
Inventor: BARBATI STEPHANE , AMBROSIO MAURICE , FONTANIER VIRGINIE
Abstract: Procédé de destruction d'une matière organique, dans lequel on installe dans un réacteur ladite matière organique sous forme broyée, et on procède à sa combustion sans flamme à une température de 240 à 400 degree C, sous une pression de 100 à 300 bars, en présence d'un comburant oxygéné, pendant au moins 20 minutes, tout en procédant à l'agitation du milieu et procédé de production d'énergie dans lequel en outre on récupère l'énergie produite par la combustion.
-
公开(公告)号:FR2886426A1
公开(公告)日:2006-12-01
申请号:FR0551377
申请日:2005-05-25
Applicant: ST MICROELECTRONICS SA , UNIV D AIX MARSEILLE I
Inventor: KUSSENER EDITH , TELANDRO VINCENT , CHAILLAN FABIEN
IPC: G06F7/58
Abstract: L'invention concerne un procédé et un circuit de génération d'un flux numérique pseudoaléatoire comportant un oscillateur (2) à polarisation commandable par une source de polarisation analogique (5) commandée par un signal (Imod) à variations continues en amplitude et dans le temps.
-
公开(公告)号:FR2881852A1
公开(公告)日:2006-08-11
申请号:FR0550367
申请日:2005-02-08
Applicant: ST MICROELECTRONICS SA , UNIV D AIX MARSEILLE I
Inventor: MALHERBE ALEXANDRE , KUSSENER EDITH , TELANDRO VINCENT
IPC: G06F1/00 , G06K19/073
Abstract: L'invention concerne un procédé et un circuit de brouillage de la signature en courant d'une charge (29) comportant au moins un circuit intégré exécutant des traitements numériques, consistant, au moins côté masse (22) de la charge, à combiner un courant (Issdc) absorbé par un premier régulateur linéaire (4") avec un courant (Issac) absorbé par au moins un circuit de découpage capacitif (5') à une ou plusieurs capacités commutées.
-
公开(公告)号:FR2881851A1
公开(公告)日:2006-08-11
申请号:FR0550366
申请日:2005-02-08
Applicant: ST MICROELECTRONICS SA , UNIV D AIX MARSEILLE I
Inventor: MALHERBE ALEXANDRE , KUSSENER EDITH , TALENDRO VINCENT
IPC: G06F1/00 , G06K19/073
Abstract: L'invention concerne un procédé et un circuit de brouillage de la signature en courant d'une charge (29) comportant au moins un circuit intégré exécutant des traitements numériques, consistant à alimenter au moins le circuit intégré à partir d'une tension d'alimentation (Vps) externe au circuit en combinant un courant (Ipsdc) fourni par un premier régulateur linéaire (4') avec un courant (Ipsac) fourni par au moins un circuit d'alimentation à découpage capacitif (5) à une ou plusieurs capacités commutées.
-
公开(公告)号:FR2864337B1
公开(公告)日:2006-03-17
申请号:FR0351179
申请日:2003-12-23
Inventor: NEE DIDIER , FORLI LIONEL , BOROT BERTRAND , PORTAL JEAN MICHEL
IPC: H01L21/66 , G11C29/24 , G11C29/50 , H01L23/544
-
公开(公告)号:FR2932624B1
公开(公告)日:2010-08-20
申请号:FR0803350
申请日:2008-06-16
Applicant: UNIV D AIX MARSEILLE I , IHS HASSAN
Inventor: IHS HASSAN , DUFAZA CHRISTIAN
IPC: H03F3/217
-
17.
公开(公告)号:FR2932623B1
公开(公告)日:2010-07-30
申请号:FR0803348
申请日:2008-06-16
Applicant: UNIV D AIX MARSEILLE I , IHS HASSAN
Inventor: IHS HASSAN , DUFAZA CHRISTIAN
IPC: H03F3/217
-
公开(公告)号:DE602006010452D1
公开(公告)日:2009-12-31
申请号:DE602006010452
申请日:2006-02-07
Applicant: ST MICROELECTRONICS SA , UNIV D AIX MARSEILLE I
Inventor: TELANDRO VINCENT , MALHERBE ALEXANDRE , KUSSENER EDITH
IPC: G06K19/073
Abstract: The circuit has a linear regulator (4`) for supplying a DC supply voltage (Vdd) to an internal load (29) from an external voltage (Vps). Chopper type capacitive clipping supply circuits (5), with switched capacitances, are in parallel with the activated linear regulator. The circuits supply current at the same time as the linear regulator, during an operation phase (D) of the integrated circuit which corresponds to a phase in which a calculating processor which contains the internal load is active.. An independent claim is also included for a method for scrambling the current signature of a load including an integrated circuit.
-
19.
公开(公告)号:FR2894698A1
公开(公告)日:2007-06-15
申请号:FR0512441
申请日:2005-12-08
Applicant: ST MICROELECTRONICS SA , UNIV D AIX MARSEILLE I
Inventor: BERGERET EMMANUEL , GAUBERT JEAN , PANNIER PHILIPPE , RIZZO PIERRE
Abstract: L'invention concerne un procédé pour fournir une tension continue d'alimentation (Vcc) à un circuit électronique (ECT), à partir de signaux d'antenne haute fréquence (S1, S2). Selon l'invention, le procédé comprend les étapes consistant à produire une tension continue primaire (Vccp) égale à une fraction de la tension d'alimentation (Vcc) à partir d'au moins un signal d'antenne (S1, S2), produire au moins deux signaux de pompage (H1, H2) ayant une fréquence inférieure à la fréquence des signaux d'antenne, au moyen d'un oscillateur (LVOSC) alimenté électriquement par la tension primaire (Vccp), et survolter la tension primaire (Vccp) au moyen d'une pompe de charge (PMP2) entraînée par les signaux de pompage (H1, H2), pour obtenir la tension d'alimentation (Vcc). Application notamment aux circuits intégrés sans contact UHF.
-
公开(公告)号:FR2881851B1
公开(公告)日:2007-04-13
申请号:FR0550366
申请日:2005-02-08
Applicant: ST MICROELECTRONICS SA , UNIV D AIX MARSEILLE I
Inventor: MALHERBE ALEXANDRE , KUSSENER EDITH , TALENDRO VINCENT
IPC: G06F1/00 , G06K19/073
Abstract: The circuit has a linear regulator (4`) for supplying a DC supply voltage (Vdd) to an internal load (29) from an external voltage (Vps). Chopper type capacitive clipping supply circuits (5), with switched capacitances, are in parallel with the activated linear regulator. The circuits supply current at the same time as the linear regulator, during an operation phase (D) of the integrated circuit which corresponds to a phase in which a calculating processor which contains the internal load is active.. An independent claim is also included for a method for scrambling the current signature of a load including an integrated circuit.
-
-
-
-
-
-
-
-
-