-
公开(公告)号:KR1020080049983A
公开(公告)日:2008-06-05
申请号:KR1020060120650
申请日:2006-12-01
Applicant: 삼성전자주식회사
IPC: G02F1/1343
CPC classification number: G02F1/1343 , G02F1/136 , G02F2001/136222 , G02F2201/121 , G02F2201/123
Abstract: An LCD(Liquid Crystal Display) is provided to form a connection unit for connecting mini electrodes in a gap, thereby minimizing texture caused by misalign of a common electrode cut-off unit and the mini electrode connection unit. A gate line(121) is formed on a first substrate. A data line(171) crosses the gate line. A TFT(Thin Film Transistor) is connected with the gate line and the data line. A pixel electrode(191) is connected with the TFT, and includes mini electrodes(9a,9b,9c) separated by plural gaps(92a,92b), and a connection unit(9d). The connection unit is disposed in the gaps, and connects the mini electrodes. A second substrate faces the first substrate. A common electrode is formed on the second substrate, and includes cut-off units(71,72a,72b,91) which are disposed to cross the gaps. A color filter is formed on the first or second substrate.
Abstract translation: 提供LCD(液晶显示器)以形成用于在间隙中连接微型电极的连接单元,从而最小化由公共电极切断单元和微型电极连接单元的不对准引起的纹理。 栅极线(121)形成在第一基板上。 数据线(171)越过栅极线。 TFT(薄膜晶体管)与栅极线和数据线连接。 像素电极(191)与TFT连接,并且包括由多个间隙(92a,92b)分开的微型电极(9a,9b,9c)和连接单元(9d)。 连接单元设置在间隙中,并且连接微型电极。 第二基板面向第一基板。 公共电极形成在第二基板上,并且包括设置成穿过间隙的切断单元(71,72a,72b,91)。 滤色器形成在第一或第二基板上。
-
公开(公告)号:KR1020080033773A
公开(公告)日:2008-04-17
申请号:KR1020060099920
申请日:2006-10-13
Applicant: 삼성전자주식회사
IPC: G09G3/36 , G09G3/20 , H01L29/786
Abstract: A shift register is provided to monitor an operation state of a TFT(Thin Film Transistor) by applying predetermined gate and source voltages to the gate and source of the TFT using source and gate pads, respectively. A shift register includes plural TFTs. The TFT comprises a gate pattern(520), a semiconductor layer, a source line, a source pattern(530), and a drain pattern. The gate pattern is formed on an insulation substrate. The semiconductor layer is formed on the gate pattern. The source pattern branched from the source line is formed on the semiconductor layer. The drain pattern is formed on the semiconductor layer apart from the source pattern. Gate, source, and drain pads are connected to the gate, source, and drain patterns, respectively. A gate pattern is formed on the insulation substrate. Source and drain pads are formed on the same layer as the source and drain patterns and connected to the source and drain patterns, respectively.
Abstract translation: 提供移位寄存器,以分别通过使用源极和栅极焊盘将预定的栅极和源极电压施加到TFT的栅极和源极来监视TFT(薄膜晶体管)的操作状态。 移位寄存器包括多个TFT。 TFT包括栅极图案(520),半导体层,源极线,源极图案(530)和漏极图案。 栅极图案形成在绝缘基板上。 半导体层形成在栅极图案上。 从源极线分支的源极图案形成在半导体层上。 漏极图案形成在远离源极图案的半导体层上。 栅极,源极和漏极焊盘分别连接到栅极,源极和漏极图案。 在绝缘基板上形成栅极图案。 源极和漏极焊盘形成在与源极和漏极图案相同的层上,分别连接到源极和漏极图案。
-
公开(公告)号:KR1020060064811A
公开(公告)日:2006-06-14
申请号:KR1020040103469
申请日:2004-12-09
Applicant: 삼성전자주식회사
IPC: G02F1/136
CPC classification number: G02F1/133514 , G02F1/136209 , G02F1/136213 , G02F1/136286 , G02F2001/136222
Abstract: 본 발명은, 표시 장치용 박막 트랜지스터 기판에 관한 것으로서, 절연기판과; 상기 절연기판 위에 형성된 게이트 라인 및 이와 연결된 게이트 전극을 포함하는 게이트 배선과; 상기 게이트 배선과 동일한 층에 형성된 광차단 배선과; 상기 게이트 배선 및 광차단 배선을 덮는 게이트 절연막과; 상기 광차단 배선 상의 상기 게이트 절연막 위에 형성되며, 상기 게이트 라인과 교차하여 화소영역을 정의하는 데이터 라인을 포함하는 데이터 배선과; 상기 화소영역에 각각 형성되며, 3원색의 안료를 포함한 감광성 유기물질로 만들어진 컬러필터를 포함하는 것을 특징으로 한다. 이에 의하여, 컬러필터를 포함하는 박막 트랜지스터 기판에 있어서, 개구율을 감소시키지 않으면서 데이터 라인을 따라 발생되는 빛샘 현상을 방지할 수 있는 표시 장치용 박막 트랜지스터 기판을 제공할 수 있게 된다.
-
公开(公告)号:KR1020050014057A
公开(公告)日:2005-02-07
申请号:KR1020030052250
申请日:2003-07-29
Applicant: 삼성전자주식회사
IPC: G02F1/136
Abstract: PURPOSE: A thin film transistor array panel and a method of manufacturing the same are provided to secure reliability in contact between a signal line and a driving circuit by reducing thickness of a passivation film at a connection part where a driving circuit is electrically connected. CONSTITUTION: A thin film transistor is electrically connected to a plurality of signal lines. A passivation film(180) is formed on the signal lines and the thin film transistor. A pixel electrode is formed on the passivation film and electrically connected to the thin film transistor. Each of the signal lines has a connection part. The passivation film has thinner thickness on the connection part than on another part. The passivation film has a tape structure such that it becomes thin with a slope of 45 degree.
Abstract translation: 目的:提供薄膜晶体管阵列面板及其制造方法,通过减小驱动电路电连接的连接部分处的钝化膜的厚度来确保信号线与驱动电路之间的接触可靠性。 构成:薄膜晶体管电连接到多条信号线。 在信号线和薄膜晶体管上形成钝化膜(180)。 像素电极形成在钝化膜上并与薄膜晶体管电连接。 每个信号线具有连接部分。 钝化膜在连接部分上比在另一部分上具有更薄的厚度。 钝化膜具有带状结构,使得其以45度的斜率变薄。
-
15.
公开(公告)号:KR1020070018456A
公开(公告)日:2007-02-14
申请号:KR1020050073181
申请日:2005-08-10
Applicant: 삼성전자주식회사
IPC: G02F1/1345
CPC classification number: G02F1/136259 , G02F2001/136254
Abstract: 표시장치용 기판은 베이스 기판, 도전라인, 스위칭 소자 및 검사부재를 포함한다. 상기 도전라인은 상기 베이스 기판 상에 배치된다. 상기 스위칭 소자는 상기 베이스 기판 상에 배치되는 게이트 전극, 상기 게이트 전극 상에 배치되는 반도체층 패턴, 상기 반도체층 패턴 상에 배치되며 상기 도전 라인에 전기적으로 연결되는 제1 전극, 및 상기 반도체층 패턴 상에 상기 제1 전극과 이격되어 배치되는 제2 전극을 포함한다. 상기 검사부재는 상기 도전 라인과 동일한 층에 배치되고 상기 도전라인과 동일한 폭을 갖는 도전라인 측정부, 상기 제1 전극과 동일한 층에 배치되고 상기 제1 전극과 동일한 폭을 갖는 전극 측정부, 및 상기 전극 측정부의 하부에 배치된 반도체층 측정부를 포함한다. 따라서, 상기 표시장치용 기판의 검사가 용이하여 품질이 향상된다.
-
公开(公告)号:KR1020070016709A
公开(公告)日:2007-02-08
申请号:KR1020050071591
申请日:2005-08-05
Applicant: 삼성전자주식회사
IPC: G02F1/136
CPC classification number: G02F1/136227 , G02F1/13458 , G02F2001/136236 , H01L27/124 , H01L27/1248 , H01L27/1288 , H01L29/41733
Abstract: A display substrate includes a substrate, a first insulating layer, an undercut compensating member, a first electrode, a second insulating layer and a first conductive pattern. The first insulating layer is formed on the substrate. The undercut compensating member is formed on the first insulating layer. The undercut compensating member has an etching rate smaller than that of the first insulating layer. The first electrode is formed on a portion of the undercut compensating member. The second insulating layer is formed on the first insulating layer. The second insulating layer has a contact hole through which a portion of the first electrode and a remaining portion of the undercut compensating member. The first conductive pattern electrically connected to the first electrode through the contact hole.
-
公开(公告)号:KR1020070016484A
公开(公告)日:2007-02-08
申请号:KR1020050071194
申请日:2005-08-04
Applicant: 삼성전자주식회사
IPC: G02F1/1345
CPC classification number: G02F1/13452 , G02F1/136286 , G09G3/3648 , H01L27/3276
Abstract: 제품의 수율을 향상시킬 수 있는 표시장치를 개시한다. 표시장치는 액정표시패널 및 액정표시패널의 일측에 부착된 구동신호 필름을 포함한다. 구동신호 필름은 다수의 리드선을 구비하고, 표시패널은 다수의 공통 전압 패드가 형성된 공통 전압 라인을 구비한다. 하나의 공통 전압 패드는 하나의 리드선과 전기적으로 연결되기 때문에, 다수의 공통 전압 패드와 다수의 리드선 간의 정렬 상태를 쉽게 확인할 수 있다. 이에 따라, 표시장치는 다수의 리드선과 다수의 공통 전압 패드가 잘못 연결되어 표시패널이 오동작하는 것을 방지할 수 있으므로, 제품의 수율을 향상시킬 수 있다.
테이프 캐리어 패키지, 패드, 공통 전압 라인-
公开(公告)号:KR100601177B1
公开(公告)日:2006-07-13
申请号:KR1020000006273
申请日:2000-02-10
Applicant: 삼성전자주식회사
IPC: G02F1/136
Abstract: 기판 위에 게이트 배선과 공통 배선을 형성하고, 게이트 절연막, 반도체층, 중간층 및 도전체층을 연속 증착한 다음 그 위에 양성의 감광막을 도포한다. 이때, 게이트 패드부에 대응하는 셰도우 마스크에 비성막 영역을 두어 게이트 패드의 상부에 게이트 절연막이 적층되지 않도록 하며, 이를 이용하여 게이트 패드부에 중간층 또는 반도체층 또는 도전체층을 선택적으로 적층할 수 있다. 여기서, 셰도우 마스크는 데이터 패드부에 비성막 영역을 가질 수도 있다. 이어, 마스크를 통하여 감광막에 빛을 조사한 후 현상하여 감광막 패턴을 형성한다. 감광막 패턴 중에서 소스 전극과 드레인 전극 사이의 채널부에 위치한 제1 부분은 데이터 배선이 형성될 부분에 위치한 제2 부분보다 두께가 작게 되도록 하며, 기타 부분의 감광막은 모두 제거한다. 이때, 게이트 패드의 상부에는 제1 부분 또는 제2 부분과 같이 형성할 수도 있으며 감광막을 모두 제거할 수 있다. 이는 마스크에 해상도보다 작은 패턴이나 슬릿(slit)을 형성하거나 반투명막을 두어 감광막에 조사되는 빛의 조사량을 조절하거나, 리플로우를 통하여 얇은 두께의 막을 만듦으로써 가능하다. 다음, 기타 부분에 노출되어 있는 도전체층을 건식 또는 습식 식각 방법으로 제거하여 그 하부의 중간층을 노출시키고, 계속해서 노출된 중간층 및 그 하부의 반도체층을 감광막의 제1 부분과 함께 건식 식각 방법으로 동시에 제거한다. 도전체층 표면에 남아 있는 감광막 찌꺼기를 애싱(ashing)을 통하여 제거한 후, 채널부의 도전체층 및 그 하부의 중간층 패턴을 식각하여 제거함으로써, 소스 전극과 드레인 전극을 분리한다. 남아 있는 감광막 제2 부분을 제거하여 데이터 배선과 화소 배선을 형성한다.
셰도우 프레임, 리플로우, 마스크, 채널, 분해능, 감광막, 공통 전극-
公开(公告)号:KR1020060080377A
公开(公告)日:2006-07-10
申请号:KR1020050000752
申请日:2005-01-05
Applicant: 삼성전자주식회사
Inventor: 기동현
IPC: G02F1/136
CPC classification number: G02F1/136286 , G02F1/136213 , G02F2001/136295 , G02F2201/12 , H01L27/124
Abstract: 본 발명에 따른 박막 트랜지스터 표시판은 기판 위에 형성되어 있는 게이트선, 상기 게이트선 위에 형성되어 있는 게이트 절연막, 상기 게이트 절연막 위에 형성되어 있는 반도체층, 상기 반도체층 위에 형성되어 있는 데이터선 및 드레인 전극, 상기 데이터선 및 드레인 전극 위에 형성되어 있는 하부 보호막, 상기 하부 보호막 위에 형성되어 있는 색 필터, 상기 색 필터는 덮고 있는 상부 보호막, 상기 상부 보호막 위에 형성되어 있는 화소 전극, 그리고 상기 상부 보호막 위에 형성되어 있으며 상기 게이트선 및 상기 데이터선의 끝부분과 각각 제1 및 제2 접촉 구멍을 통해 연결되어 있는 제1 및 제2 접촉 보조 부재를 포함하고, 상기 상부 보호막은 상기 제1 및 제2 접촉 구멍과 각각 연결되어 있는 복수의 경사면부를 포함하고 있고, 상기 제1 및 제2 접촉 � ��조 부재는 상기 복수의 경사면부를 완전히 덮고 있다.
색필터, 상부보호막, COA, 접촉구멍, 유기절연막, 박막트랜지스터, 슬릿-
公开(公告)号:KR1020080049984A
公开(公告)日:2008-06-05
申请号:KR1020060120651
申请日:2006-12-01
Applicant: 삼성전자주식회사
IPC: G02F1/1343
CPC classification number: G02F1/1343 , G02F1/136286 , G02F1/1368 , G02F2201/123 , H01L29/786
Abstract: A TFT(Thin Film Transistor) array panel is provided to minimize collision of LC molecules by making strength of a field by a first sub pixel electrode bigger than strength of a field by a coupling electrode, thereby reducing texture caused by the LC collision and accordingly providing a high luminance LCD(Liquid Crystal Display). A gate line(121,129) is formed on a substrate, and has a gate electrode(124). A semiconductor(154) is overlapped with the gate electrode. A gate insulating layer is formed on the semiconductor. A drain electrode(175) is formed on the gate insulating layer, and overlapped with the semiconductor. A data line(171,179) is formed on the gate insulating layer, and overlapped with the semiconductor. The data line has a source electrode(173) facing the drain electrode. A coupling electrode(176) is formed on the gate insulating layer, and is separated from the drain electrode and the data line. A passivation layer is formed on the semiconductor. A pixel electrode(191) is formed on the passivation layer, and includes first and second sub pixel electrodes(191a1,191b). The first sub pixel electrode is connected with the drain electrode through a first contact hole(185). The second sub pixel electrode is separated from the first sub pixel electrode, and connected with the coupling electrode through a second contact hole(186). The first pixel electrode is overlapped with the coupling electrode.
Abstract translation: 提供TFT(薄膜晶体管)阵列面板,以通过由耦合电极使场强大于场强的第一子像素电极使场强强化来最小化LC分子,从而减少由LC碰撞引起的纹理 提供高亮度LCD(液晶显示器)。 栅极线(121,129)形成在衬底上,并具有栅电极(124)。 半导体(154)与栅电极重叠。 在半导体上形成栅极绝缘层。 在栅极绝缘层上形成漏电极(175),与半导体重叠。 数据线(171,179)形成在栅绝缘层上,与半导体重叠。 数据线具有面向漏电极的源电极(173)。 耦合电极(176)形成在栅极绝缘层上,并与漏电极和数据线分离。 在半导体上形成钝化层。 像素电极(191)形成在钝化层上,并且包括第一和第二子像素电极(191a1,191b)。 第一子像素电极通过第一接触孔(185)与漏电极连接。 第二子像素电极与第一子像素电极分离,并通过第二接触孔(186)与耦合电极连接。 第一像素电极与耦合电极重叠。
-
-
-
-
-
-
-
-
-