메모리 장치 및 읽기 레벨 제어 방법
    11.
    发明授权
    메모리 장치 및 읽기 레벨 제어 방법 有权
    存储器件和控制读取电平的方法

    公开(公告)号:KR101423052B1

    公开(公告)日:2014-07-25

    申请号:KR1020080055347

    申请日:2008-06-12

    Inventor: 조경래 유동헌

    Abstract: 메모리 장치 및 읽기 레벨 제어 방법이 제공된다. 본 발명의 메모리 장치는 복수의 메모리 셀들을 포함하는 메모리 셀 어레이, 상기 복수의 메모리 셀들 중 기준 문턱 전압 구간에 포함되는 문턱 전압을 가지는 메모리 셀의 개수를 세는 카운터, 상기 세어진 개수를 임계 개수와 비교하여 상기 기준 문턱 전압 구간에 기초하여 읽기 레벨을 설정할 지 여부를 결정하는 제1 결정부, 및 상기 세어진 개수 및 상기 임계 개수의 상기 비교 결과에 기초하여 새로운 기준 문턱 전압 구간을 생성하는 제2 결정부를 포함하며, 이를 통해 최적의 읽기 레벨을 결정할 수 있다.
    멀티 비트 셀, 멀티 레벨 셀, read level, PID 제어

    WPAN에서 다이버시티 이득을 위한 시공간 블록 코딩을 수행하는 무선 통신 시스템
    12.
    发明公开
    WPAN에서 다이버시티 이득을 위한 시공간 블록 코딩을 수행하는 무선 통신 시스템 无效
    无线通信网络无线通信系统,用于处理空间块编码,用于无线局域网中的多样性优势

    公开(公告)号:KR1020100088772A

    公开(公告)日:2010-08-11

    申请号:KR1020090007873

    申请日:2009-02-02

    Inventor: 유동헌

    CPC classification number: H04L1/0668 H04B7/0857 H04B7/15592

    Abstract: PURPOSE: A wireless communication system processing space-time block coding for diversity advantage in a wireless personal area network is provided to apply MIMO(Multi-Input Multi-Output) technology in a WPAN(Wireless Personal Area Network) environment. CONSTITUTION: A signal mixer(301) synthesizes a signal received from a signal transmission device based on a receiving diversity method. A symbol generating unit(302) generates a symbol by applying symbol decoding to determination statistics of the synthesized signal. A symbol coding unit(303) codes the generated symbol according to space-time block code. The symbol coding unit transmits a signal to the signal receiving device.

    Abstract translation: 目的:提供无线通信系统处理无线个人区域网络中的分集优势的时空块编码,以在WPAN(无线个人区域网络)环境中应用MIMO(多输入多输出)技术。 构成:信号混合器(301)基于接收分集方法合成从信号传输装置接收的信号。 符号生成单元(302)通过对合成信号的判定统计应用符号解码来生成符号。 符号编码单元(303)根据空时块码对生成的符号进行编码。 符号编码单元向信号接收装置发送信号。

    대기 순서 관리 시스템 및 방법, 및 단말 장치
    13.
    发明公开
    대기 순서 관리 시스템 및 방법, 및 단말 장치 审中-实审
    用于管理等待和终端设备的系统和方法

    公开(公告)号:KR1020100086617A

    公开(公告)日:2010-08-02

    申请号:KR1020090005931

    申请日:2009-01-23

    CPC classification number: G07C11/00 G07C2011/04

    Abstract: PURPOSE: A system and a method for managing waiting order, and a terminal device are provide to transmit waiting order information to a user terminal and broadcast notification information if the waiting order information is changed, thereby enabling a user to freely move during waiting time. CONSTITUTION: An information generator(211) receives waiting order registration request from at least one user terminal. The information generator generates waiting order information about at least one user terminal. If the waiting order information is changed, a broadcasting unit(214) broadcasts notification information about alternation of the waiting order information. Whenever the waiting order information is changed, the broadcasting unit orderly includes the waiting order number information to the notification information.

    Abstract translation: 目的:一种用于管理等待命令的系统和方法,并且如果等待命令信息改变,终端设备将等待命令信息发送给用户终端并广播通知信息,从而使得用户能够在等待时间期间自由移动。 构成:信息发生器(211)从至少一个用户终端接收等待订单注册请求。 信息发生器产生关于至少一个用户终端的等待命令信息。 如果等待订单信息改变,则广播单元(214)广播关于等待订单信息的交替的通知信息。 每当等待订单信息改变时,广播单元有序地将通知信息的等待订单号信息包括在内。

    직교 부호화된 신호간의 간섭을 제거하는 장치 및 방법
    14.
    发明公开
    직교 부호화된 신호간의 간섭을 제거하는 장치 및 방법 有权
    取消同位素信号干扰的装置和方法

    公开(公告)号:KR1020100030345A

    公开(公告)日:2010-03-18

    申请号:KR1020080089250

    申请日:2008-09-10

    Inventor: 유동헌

    Abstract: PURPOSE: An apparatus and a method are provided to eliminate interference between transmitted data by using a plurality of transmission antennae. CONSTITUTION: A receiver(210) receives a first data and a second data from a transmitter. The receiver generates a reception vector including a first data and a second data. A channel estimator(220) generates a channel state matrix for a radio channel to the receiver from the transmission antennas of the transmitter. A detector(240) detects a first data. A pseudo interference signal generator(250) generates a pseudo interferential signal based on the detected first data and the pseudo channel state matrix. An interference signal eliminator(260) cancels the interferential signal in the reception vector. The detector detects the second data based the reception vector.

    Abstract translation: 目的:提供一种装置和方法,以通过使用多个发射天线来消除发射数据之间的干扰。 构成:接收机(210)从发射机接收第一数据和第二数据。 接收机产生包括第一数据和第二数据的接收向量。 信道估计器(220)从发射机的发射天线向接收机生成用于无线电信道的信道状态矩阵。 检测器(240)检测第一数据。 伪干扰信号发生器(250)基于检测到的第一数据和伪信道状态矩阵产生伪干扰信号。 干扰信号消除器(260)抵消接收矢量中的干扰信号。 检测器基于接收向量检测第二数据。

    메모리 장치 및 읽기 레벨 제어 방법
    15.
    发明公开
    메모리 장치 및 읽기 레벨 제어 방법 有权
    存储器件和控制读取电平的方法

    公开(公告)号:KR1020090129205A

    公开(公告)日:2009-12-16

    申请号:KR1020080055347

    申请日:2008-06-12

    Inventor: 조경래 유동헌

    Abstract: PURPOSE: A memory device and a reading level controlling method are provided to adjust offset based on difference between the number of memory cells having the threshold value, included in each section of the memory device, and the threshold number, thereby providing a reading level optimized to the property of the memory cell varied according to time. CONSTITUTION: A memory cell array(110) comprises a plurality of memory cells. A counter(120) counts the number of memory cells having a threshold voltage which is included in a reference threshold voltage section among the memory cells. A first decision unit(130) compares the counted number with a threshold number. The first decision unit decides the setup state of a reading level based on the reference threshold voltage section. A second decision unit(140) creates a new reference threshold voltage section based on the comparison result. The first decision unit creates a digital code corresponding to the reading level.

    Abstract translation: 目的:提供一种存储器件和读取电平控制方法,用于根据包含在存储器件的每个部分中的具有阈值的存储器单元的数量与阈值数目之间的差异来调整偏移量,从而提供优化的读取级别 记忆细胞的性质根据时间而变化。 构成:存储单元阵列(110)包括多个存储单元。 计数器(120)对存储单元中包括在参考阈值电压部分中的具有阈值电压的存储单元的数量进行计数。 第一判定单元(130)将计数的数量与阈值数进行比较。 第一决定单元基于参考阈值电压部分决定读取电平的设置状态。 第二判定单元(140)基于比较结果创建新的参考阈值电压部分。 第一决定单元创建对应于读取级别的数字代码。

    이동 통신 시스템에서 직교 부호화된 신호간의 간섭을제거하는 장치 및 방법
    16.
    发明公开
    이동 통신 시스템에서 직교 부호화된 신호간의 간섭을제거하는 장치 및 방법 有权
    移动通信系统中取消相位符号干扰信号的装置及方法

    公开(公告)号:KR1020090048984A

    公开(公告)日:2009-05-15

    申请号:KR1020070115124

    申请日:2007-11-12

    CPC classification number: H04L25/0204 H04B1/71052 H04L25/0224 H04L25/0246

    Abstract: 본 발명은 이동 통신 시스템에서 전송 다이버시티 방법으로 전송된 신호를 수신하는 장치 및 방법에 관한 것으로, 더욱 상세하게는 직교 부호화된 신호간의 간섭을 제거하여 수신 성능을 향상시키는 장치 및 방법에 관한 것이다.
    본 발명은 송신기로부터 직교 부호화(Orthogonal Coded)된 신호를 수신하여 수신 벡터를 생성하는 수신부, 상기 송신기로부터 상기 간섭 제거 장치까지의 무선 채널에 대한 상태를 추정하여 채널 상태 행렬을 생성하는 채널 추정부, 상기 생성된 채널 상태 행렬을 QR 분해(QR decomposition)하여 Q행렬과 R행렬을 생성하고, 상기 생성된 Q 행렬 및 상기 수신 벡터에 기반하여 결정 통계 벡터(Decision Statistic Vector)를 생성하는 QR 분해부, 및 상기 생성된 결정 통계 벡터에 기반하여 상기 직교 부호화된 신호로부터 수신 신호를 결정하는 신호 결정부를 포함하는 것을 특징으로 하는 간섭 제거 장치를 제공한다.
    직교 부호화, STBC(Space-Time Block Coding), 전송 다이버시티, Detection

    메모리 장치 및 메모리 프로그래밍 방법
    17.
    发明授权
    메모리 장치 및 메모리 프로그래밍 방법 有权
    存储器件和存储器编程方法

    公开(公告)号:KR101492857B1

    公开(公告)日:2015-02-12

    申请号:KR1020080136710

    申请日:2008-12-30

    Inventor: 유동헌 조경래

    Abstract: 메모리 장치 및 메모리 프로그래밍 방법이 제공된다. 본 발명의 일실시예에 따른 메모리 장치는 데이터 페이지에 대한 비트 스트림의 채널 왜곡에 대하여 등화 기법을 활용하여 멀티 레벨 셀(Multi-level Cell, MLC) 또는 멀티 비트 셀(Multi-Bit Cell, MBC) 메모리 장치에 데이터를 프로그램함으로써, 데이터 페이지의 읽기(판독)/프로그램 시에 포함된 에러의 발생 가능성을 줄일 수 있다.
    멀티 레벨 셀, 등화, 채널 왜곡, 보상, 프로그래밍

    메모리 장치 및 메모리 데이터 읽기 방법
    18.
    发明授权
    메모리 장치 및 메모리 데이터 읽기 방법 有权
    如何读取内存设备和内存数据

    公开(公告)号:KR101466698B1

    公开(公告)日:2014-11-28

    申请号:KR1020080014945

    申请日:2008-02-19

    CPC classification number: G11C16/26 G11C11/5642 G11C29/00

    Abstract: 메모리 장치 및 메모리 데이터 읽기 방법이 제공된다. 본 발명의 메모리 장치는 멀티 비트 셀 어레이, 상기 멀티 비트 셀 어레이의 멀티 비트 셀들의 문턱 전압들을 검출하고, 상기 검출된 문턱 전압들로부터 제1 판정 값을 이용하여 제1 데이터를 판정하는 판정부, 상기 제1 데이터의 오류 비트를 검출하는 오류 검출부, 및 상기 검출된 오류 비트의 개수에 따라, 상기 판정부가 상기 제1 판정 값과 다른 제2 판정 값을 이용하여 상기 검출된 문턱 전압들로부터 제2 데이터를 판정할지 여부를 결정하는 결정부를 포함하며, 이를 통해 멀티 비트 셀에 저장된 데이터를 읽을 때 소요되는 시간을 줄일 수 있다.
    멀티 비트 셀, 멀티 레벨 셀, 문턱 전압, data decision

    Abstract translation: 提供了一种用于读取存储器数据的存储器件和方法。 本发明的存储器件包括多位单元阵列,用于检测多位单元阵列的多位单元的阈值电压的确定单元以及使用第一确定值从检测到的阈值电压确定第一数据, 一个错误检测部分,用于检测第一数据的错误位;以及第二错误检测部分,用于使用不同于第一决定值的第二决定值从检测到的阈值电压中检测第二数据的错误位, 并且确定单元用于确定是否确定数据,由此减少读取存储在多位单元中的数据所需的时间。

    메모리 장치 및 메모리 데이터 읽기 방법
    19.
    发明授权
    메모리 장치 및 메모리 데이터 읽기 방법 有权
    如何读取内存设备和内存数据

    公开(公告)号:KR101437103B1

    公开(公告)日:2014-09-02

    申请号:KR1020080009218

    申请日:2008-01-29

    CPC classification number: G11C16/34 G11C11/5642 G11C2211/5634

    Abstract: 메모리 장치 및 메모리 데이터 읽기 방법이 제공된다. 본 발명의 메모리 장치는 멀티 비트 셀 어레이, 및 상기 멀티 비트 셀 어레이 내의 메모리 페이지의 멀티 비트 셀들을 제1 그룹 및 제2 그룹으로 분할하는 판정부 - 상기 제1 그룹은 문턱 전압이 기준 전압보다 높은 멀티 비트 셀들로 이루어지고, 상기 제2 그룹은 문턱 전압이 상기 기준 전압보다 낮은 멀티 비트 셀들로 이루어짐 - 를 포함하고, 상기 판정부는 상기 기준 전압을 변화시켜 가며 상기 제1 그룹 및 상기 제2 그룹을 업데이트하며, 이를 통해 데이터를 읽는 시간을 단축하고 하드웨어 복잡도를 줄일 수 있다.
    멀티 비트 셀, 멀티 레벨 셀, 메모리 읽기, 문턱 전압

    Abstract translation: 提供了一种用于读取存储器数据的存储器件和方法。 根据本发明存储设备是多比特单元阵列,以及用于将所述存储器页的多比特单元的多比特单元阵列中的成第一组和第二组一个确定部分,该第一组是所述阈值电压高于所述基准电压时, 其中第二群组包括具有低于参考电压的阈值电压的多位单元,并且其中确定单元将第一群组和第二群组 从而减少读取数据和降低硬件复杂度的时间。

    멀티 비트 프로그래밍 장치 및 방법
    20.
    发明授权
    멀티 비트 프로그래밍 장치 및 방법 有权
    多位编程装置和方法

    公开(公告)号:KR101301773B1

    公开(公告)日:2013-09-02

    申请号:KR1020070108026

    申请日:2007-10-25

    CPC classification number: G11C11/5628 G11C2211/5621

    Abstract: 멀티 비트 프로그래밍 장치 및 방법이 제공된다. 본 발명의 멀티 비트 프로그래밍 장치는 N비트의 데이터에 2
    N 개의 문턱 전압 상태들 중 어느 하나를 할당하는 제1 제어부, 상기 2
    N 개의 문턱 전압 상태들 중 인접한 문턱 전압 상태들을 제1 간격 또는 제2 간격 중 어느 하나만큼 이격시키는 제2 제어부, 및 상기 하나 이상의 멀티 비트 셀 각각에 상기 할당된 문턱 전압 상태를 형성하여 상기 N비트의 데이터를 프로그래밍하는 프로그래밍부를 포함하는 것을 특징으로 하며, 이를 통해 데이터를 읽을 때의 오류 비율(error rate)을 줄일 수 있다.
    멀티 비트 프로그래밍, 문턱 전압 산포

    Abstract translation: 提供了一种多位编程设备和方法。 本发明的多位编程装置是一种多位编程装置,

Patent Agency Ranking