-
公开(公告)号:KR100194807B1
公开(公告)日:1999-06-15
申请号:KR1019960069774
申请日:1996-12-21
IPC: H04R1/08
Abstract: [청구범위에 기재된 발명이 속한 기술분야]
반향 제거를 위한 별도의 소리 입력을 가지는 마이크.
[발명이 해결하려고 하는 기술적 과제]
용이하고 효과적으로 마이크로폰을 통해 입력된 신호로부터 스피커에서 출력된 반향 신호 성분을 제거하고자 함.
[발명의 해결방법의 요지]
주 마이크로폰과, 일반적인 마이크에 장착되어 스피커를 향하도록 조절 가능한 구조를 갖으며, 주로 스피커로부터 출력된 신호를 입력으로 받는 보조 마이크로폰과, 보조 마이크로폰으로부터 입력된 신호에서 상기 스피커 출력신호 성분을 검출하여 위상을 반전시켜 출력하는 반향신호 조절수단과, 주 마이크로폰으로부터 입력된 신호와 반향신호 조절수단으로부터 입력된 신호를 혼합하여 반향신호 성분을 제거하는 혼합수단을 구비함.
[발명의 중요한 용도]
반향제거를 위한 마이크에 이용됨.-
公开(公告)号:KR1019980037023A
公开(公告)日:1998-08-05
申请号:KR1019960055705
申请日:1996-11-20
IPC: H04M11/06
Abstract: 본 발명은 음성과 데이터를 동시에 서비스 할 수 있는 기능을 가진 전화기에 관한 것으로서, 종래에는 전화기에 음성의 송수신만을 위한 기능이 있었으며 데이터를 입력하는 기능으로는 전화번호판이 있었으나 이것의 기본 목적은 전화번호의 입력이었고 펜의 움직임을 전기적인 신호로 바꾸어 주는 디지타이저는 일반적으로 컴퓨터의 데이터 입력의 보조 장비로 사용되었으나 이 장비를 전화기의 입력 보조 장비로 사용하지는 않았으므로, 본 발명에서는 음성 송수신을 위한 전화기에 데이터의 입력이 가능한 장치와 이러한 신호를 표시하는 장치를 부착하여 이에 대한 장치로 펜의 움직임을 전기적인 신호로 바꾸어 주는 디지타이저를 부착하고 CRT 혹은 LCD 등의 표시 장치를 부착하여 전화기에 음성과 데이터를 동시에 전송하는 기능을 부착하여 상� �방과 대화를 하면서 디지타이저에 펜을 이용하여 글씨나 그림을 동시에 기록하도록 전송이 가능하게 한다.
-
-
公开(公告)号:KR1019950022136A
公开(公告)日:1995-07-28
申请号:KR1019930027636
申请日:1993-12-14
IPC: H03K19/086
Abstract: 본 발명은 트랜지스터Q1Q의 베이스는 입력전압단자Vin에. 트랜지스터 Q20의 베이스는 제1정전압단자Vbb에 각각 접속되고, 상기 트랜지스터 Q10,Q20의 에미터는 에미터 커플드 로직 공통 노드 104의 콜렉터에 접속되며, 트랜지스터 Q30의 베이스는 제2정전압 단자 Vcs에 접속되고 그의 에미터는 저항 R30을 통해 제2전원단자 VEE에 접속되고, 또한, 상기 트랜지스터 Q10 및Q20 각각의 콜렉터는 저항 R10및 R20을 통해 제1전원단자 VCC에 접속되고, 베이스가 상기 트랜지스 Q10의 콜렉터에 연결된 에미터 플로우 트랜지스터 Q40의 콜렉터는 상기 제1전원에 연결되고, 그것의 에미터는 병렬로된 저항 R20과 커패시터C40을 통하여 정전류원 소자인 트랜지스터 Q50와, 저항R50을 통하여 상기 제2전원 VEE에 연결되며, 입력전압단자가 "하이"에서 "로우"로 변화할때 스위칭시간을 빠르게 하기 위해서 트랜지스Q31의 콜렉터를 에미터 커플드로직 공통노드 104에 결합하고, 그것의 베이슬 커런트 소스 트랜지스터Q50의 콜렉터에 연결하며, 에미터를 저항 31을 통하여 상기 제2전원 VEE에 연결한다.
-
公开(公告)号:KR100237179B1
公开(公告)日:2000-01-15
申请号:KR1019970038479
申请日:1997-08-12
Applicant: 한국전자통신연구원
IPC: H01L21/84
Abstract: 다중칩모듈(MCM) 중에서 세라믹 특히 그린시트를 기판 재질로 사용하는 MCM-C는 제조 과정에서 고온 열처리 소성 공정으로 인하여 기판의 휨현상이 발생한다. 이러한 현상은 그린시트의 밀도가 일정치 않거나, 열 공정시 온도 구배가 생길 때 발생하는데, 기판의 크기가 큰 경우에는 스트레스를 더 많이 받게되어 휨 발생 가능성 및 휨 정도가 더욱 크다. 이러한 문제점을 해소하기 위하여 열처리 공정인 소성 공정에서 다공성의 지지대를 사용함으로써 휨 발생을 감소시킬 수 있는 방법을 제시한다.
-
公开(公告)号:KR1019990081492A
公开(公告)日:1999-11-15
申请号:KR1019980015488
申请日:1998-04-30
Applicant: 한국전자통신연구원
IPC: H01L27/06
Abstract: 본 발명은 바이폴라 소자를 이용한 뉴럴타입 셀 회로에 관한 것으로, 특히 많은 실리콘 면적과 빠른 속도가 요구되는 신경회로망 회로에 사용되는 뉴럴 타입 셀 회로에 관한 것이다.
본 발명의 목적은 바이폴라 소자를 사용하여 집적도가 높고 속도가 빠른 뉴럴 타입 셀 회로를 구현하는데 있다. 바이폴라 소자를 사용하여 구성한 뉴럴 타입 셀 회로는 외부전압이 주어질 때 발진 파형을 발생하는 발진회로부와, 상기 발진 회로부에서 발생된 발진 파형을 수신하고, 가중치 입력 레벨에 따라 펄스 듀티 싸이클을 조정하는 가중치 회로부와, 상기 가중치 회로부의 출력을 수신하고, 상기 가중치 회로부의 출력신호의 펄스 듀티 사이클에 따라 캐패시터에 전하를 충전시키는 합산회로부로 구성된다.-
公开(公告)号:KR1019990050448A
公开(公告)日:1999-07-05
申请号:KR1019970069567
申请日:1997-12-17
Applicant: 한국전자통신연구원
IPC: G11C11/34
Abstract: 본 발명은 바이폴라소자를 이용한 뉴럴타입 셀 회로에 관한 것으로, 특히 많은 실리콘 면적과 빠른 속도가 요구되는 신경회로망 회로에 사용되는 뉴럴타입 셀 회로에 관한 것이다. 본 발명의 목적은 바이폴라소자를 사용하여 집적도가 높고 속도가 빠른 뉴럴타입 셀 회로를 구현하는 데에 있다. 바이폴라소자를 사용하여 구성한 뉴럴타입 셀 회로는 외부전압이 주어질 때 발진 파형을 발생하는 발진회로부와, 상기 발진회로부에서 발생된 발진 파형을 수신하고, 가중치 입력레벨에 따라 펄스 듀티 사이클을 조정하는 가중치회로부와, 상기 가중치회로부의 출력을 수신하고, 상기 가중치회로부의 출력신호의 펄스 듀티 사이클에 따라 캐패시터에 전하를 충전시키는 합산회로부로 구성된다.
-
公开(公告)号:KR100183176B1
公开(公告)日:1999-04-15
申请号:KR1019950053688
申请日:1995-12-21
IPC: H03M7/00
Abstract: 본 발명은 PPM 통신 방식에서의 로직 디코딩을 하는 회로에 관한 것으로, PPM 통신에서 지정할 수 있는 준비시간과 시작시간을 디지털 논리적으로 디코딩하는 제1쉬프트 레지스터부와, 제1쉬프트 레지스터부에서 출력된 신호가 모두 로우신호일 때 동작신호를 출력하는 준비 검출부와, PPM 통신방식에서 데이타 송신 시작신호를 검출하는 시작 검출부와, 제2쉬프트 레지스터부와, 제2쉬프트 레지스터부에서 출력된 신호들을 PPM 통신 방식에서 지정한 신호의 길이에 따라서 디지털 로직 하이 또는 로우 신호로 변환시켜 주는 디지털 로직 변환부와, 그리고 쉬프트 레지스터를 사용한 디지털 로직 변환부로 구성된 것을 특징으로 한다.
-
公开(公告)号:KR100174876B1
公开(公告)日:1999-04-01
申请号:KR1019950047075
申请日:1995-12-06
Applicant: 한국전자통신연구원
IPC: G01R31/28
Abstract: 본 발명은 VLSI로 타이머 회로를 구현할 때 VLSI 외부에서 간단히 테스트 모드와 타이머 모드를 선택하도록 하여 짧은 시간에 테스트가 가능한 타이머 및 그 테스트 방법에 관한 것으로서, 그 특징은 기본 클럭을 발생시키는 기본 클럭 발생기를 구비하고 있는 테스트가 용이한 시간 선택형 타이머에 있어서, 테스트 모드와 타이머 모드를 결정하는 결정 수단과, 테스트를 위해 기본 클럭을 선택하거나 타이머용의 긴 주기를 선택하는 선택 수단과, 타이머용 클럭을 분주시키는 분주 수단 및 상기 타이머의 출력 신호를 출력하는 출력 수단을 포함하는 데에 있으므로, 그 효과는 다단 클럭 분주기를 적절히 먹싱(Muxing)한 회로를 디코더로 선택함으로써 타이머 모드 시는 원하는 시간에 출력을 내주는 타이머 동작을 기대할 수 있고, 또한 테스트 모드시는 상용 의 VLSI 테스트 장비로 테스트가 가능한 회로를 쉽게 구현할 수 있다는 데에 있다.
-
公开(公告)号:KR1019970055424A
公开(公告)日:1997-07-31
申请号:KR1019950053690
申请日:1995-12-21
IPC: H03K17/00
Abstract: 본 발명은 휴대용 전자 기기의 전원을 온/오프(on/off)하기 위한 전원 스위치 회로에 관한 것으로, 한쪽 단자에는 제1전원이 연결되고 다른쪽 단자에는 병렬연결되어 있는 저항과 커패시터를 통하여 제2전원과 연결되는 제1스위치와; 상기 제1스위치의 한 단자에 연결된 제1전원이 자신의 드레인에 입력되는 제1트랜지스터와; 한쪽 단자에는 상기 제1전원이 통과하는 저항과 상기 제1트랜지스터의 게이트단 및 제2전원에 연결된 커패시터가 연결되고 다른쪽 단자에는 저항이 연결된 제2스위치와; 상기 제1트랜지스터의 소오스단에 연결되고, 그 입력이 상기 제1스위치의 한 단자로부터 입력되는 풀 업 트랜지스터와 풀 다운 트랜지스터로 구성된 제1인버터와; 상기 제1트랜지스터의 소오스단에 연결되고, 그 입력이 상기 제1인버터의 출력으로부터 입력되는 풀 업 트랜지스터와 풀 다운 트랜지스터로 구성된 제2인버터를 포함하여 구성되어, 온 스위치를 접속하는 겨우에는 구동하고자 하는 전자 기기에 전원이 공급되어 상기 온 스위치를 개방하여도 계속적으로 전자 기기에 전원을 차단하여 오프시 발생하던 누설전류에 의한 전력의 소모를 방지할 수 있는 효과가 있다.
-
-
-
-
-
-
-
-
-