11.
    发明专利
    未知

    公开(公告)号:AT268928T

    公开(公告)日:2004-06-15

    申请号:AT00993194

    申请日:2000-11-27

    Abstract: A method for operating a multistage counter in only one counting direction is described. The counting value of a single-stage auxiliary counter that can be changed in only one counting direction is changed in predetermined counting values of the multistage counter. The respective counting value states of the multistage counter and of the single-stage auxiliary counter are registered. First authenticity data is generated by logically linking the counting value of the auxiliary counter to supplementary data.

    12.
    发明专利
    未知

    公开(公告)号:BR0015796A

    公开(公告)日:2002-07-23

    申请号:BR0015796

    申请日:2000-11-27

    Abstract: A method for operating a multistage counter in only one counting direction is described. The counting value of a single-stage auxiliary counter that can be changed in only one counting direction is changed in predetermined counting values of the multistage counter. The respective counting value states of the multistage counter and of the single-stage auxiliary counter are registered. First authenticity data is generated by logically linking the counting value of the auxiliary counter to supplementary data.

    Aktualisieren eines Speichers
    13.
    发明专利

    公开(公告)号:DE102017119068B4

    公开(公告)日:2020-12-10

    申请号:DE102017119068

    申请日:2017-08-21

    Abstract: Verfahren zum Aktualisieren eines Speichers,- wobei ein Speicher mindestens zwei Blöcke umfasst,- wobei ein Puffer Mehrpegelzellen umfasst und in einem MLC-Modus betrieben werden kann, wobei jede Mehrpegelzelle mehr als ein Bit speichern kann,- wobei das Verfahren für jeden zu aktualisierenden Block die folgenden Schritte umfasst:(a) Kopieren des Inhalts der mindestens zwei Blöcke in den Puffer unter Nutzung der Fähigkeit des Puffers, im MLC-Modus betrieben zu werden;(b) Programmieren der mindestens zwei Blöcke mit einem aktualisierten Inhalt;(c) Auslesen des aktualisierten Inhalts aus den mindestens zwei Blöcken.

    14.
    发明专利
    未知

    公开(公告)号:DE59813938D1

    公开(公告)日:2007-04-19

    申请号:DE59813938

    申请日:1998-08-19

    Abstract: Single-layer-in-semiconductor-substrate type semiconductor chip has circuits (T1,T2) arranged in at least one group with signal conductors (Vss,Vdd,SL1,SL2) extending in at least one wiring place (3) above the circuits (T1,T2). The supply- and signal-conductors (Vss,Vdd,SL1,SL2) in at least one wiring plane (3) over at least one circuit group have the greatest possible width, so that the spacing between each two conductors at the most is approx. twice the minimum possible spacing realisable by available technology, or more specifically approx. the minimum realisable spacing, using available technology.

    15.
    发明专利
    未知

    公开(公告)号:DE59908203D1

    公开(公告)日:2004-02-05

    申请号:DE59908203

    申请日:1999-05-28

    Abstract: A method of operating a multistage counter in only one counting direction includes the step of changing a counter reading of a single-stage auxiliary counter at given counter readings of the multistage counter. The single-stage auxiliary counter and the multistage counter can only be changed in one counting direction. Respective counter readings of the multistage counter and of the single-stage auxiliary counter are registered. Values of the respective counter readings of the single-stage auxiliary counter and of the multistage counter are compared with one another, and an indicator signal is generated based on a comparison result determined in the comparing step.

    16.
    发明专利
    未知

    公开(公告)号:BR9911603A

    公开(公告)日:2001-02-06

    申请号:BR9911603

    申请日:1999-05-28

    Abstract: A method of operating a multistage counter in only one counting direction includes the step of changing a counter reading of a single-stage auxiliary counter at given counter readings of the multistage counter. The single-stage auxiliary counter and the multistage counter can only be changed in one counting direction. Respective counter readings of the multistage counter and of the single-stage auxiliary counter are registered. Values of the respective counter readings of the single-stage auxiliary counter and of the multistage counter are compared with one another, and an indicator signal is generated based on a comparison result determined in the comparing step.

    Aktualisieren eines Speichers
    17.
    发明专利

    公开(公告)号:DE102017119065B4

    公开(公告)日:2020-12-10

    申请号:DE102017119065

    申请日:2017-08-21

    Abstract: Verfahren zum Aktualisieren eines Speichers, wobei der Speicher mehrere Blöcke umfasst, wobei jeder der Blöcke Mehrpegelzellen umfasst und in einem MLC-Modus oder in einem SLC-Modus betrieben werden kann, wobei jede Mehrpegelzelle mehr als ein Bit speichern kann, wobei das Verfahren für jeden zu aktualisierenden Block die folgenden Schritte umfasst:(a) Kopieren eines Inhalts des Blocks in einen Pufferblock;(b) Schreiben des Inhalts des Blocks aus dem Pufferblock und eines aktualisierten Inhalts für diesen Block in den Block unter Verwendung der Fähigkeit des Blocks, in dem MLC-Modus betrieben zu werden;(c) Kopieren des aktualisierten Inhalts des Blocks in den Pufferblock;(d) Schreiben des aktualisierten Inhalts aus dem Pufferblock in den Block unter Verwendung der Fähigkeit des Blocks, in dem SLC-Modus betrieben zu werden.

    Aktualisieren eines Speichers
    18.
    发明专利

    公开(公告)号:DE102017119065A1

    公开(公告)日:2019-02-21

    申请号:DE102017119065

    申请日:2017-08-21

    Abstract: Es wird ein Verfahren zum Aktualisieren eines Speichers vorgeschlagen, wobei der Speicher mehrere Blöcke umfasst, wobei jeder der Blöcke Mehrpegelzellen umfasst und in einem MLC-Modus oder in einem SLC-Modus betrieben werden kann, wobei jede Mehrpegelzelle mehr als ein Bit speichern kann, wobei das Verfahren für jeden zu aktualisierenden Block die folgenden Schritte umfasst: (a) Kopieren des Inhalts des Blocks in einen Pufferblock; (b) Löschen des Blocks; (c) Schreiben des Inhalts des Blocks aus dem Pufferblock und eines aktualisierten Inhalts für diesen Block in den Block unter Verwendung der Fähigkeit des Blocks, im MLC-Modus betrieben zu werden; (d) Kopieren des aktualisierten Inhalts des Blocks in den Pufferblock; (e) Löschen des Blocks; und (f) Schreiben des aktualisierten Inhalts aus dem Pufferblock in den Block unter Verwendung der Fähigkeit des Blocks, im SLC-Modus betrieben zu werden. Außerdem wird eine entsprechende Vorrichtung bereitgestellt.

    Nichtflüchtiger Speicher
    19.
    发明专利

    公开(公告)号:DE102015103223A1

    公开(公告)日:2015-09-10

    申请号:DE102015103223

    申请日:2015-03-05

    Abstract: Ein Nichtflüchtiger-Speichergerät, das ein erstes Widerstandselement aufweist, das zwischen einen gemeinsamen Knoten und eine Bitleitung gekoppelt ist; ein zweites Widerstandselement, das zwischen den gemeinsamen Knoten und eine Wortleitung gekoppelt ist; und einen Durchlasstransistor, der ein Gatter aufweist, das an den gemeinsamen Knoten gekoppelt ist, einen ersten Knoten, der an eine Referenzspannung gekoppelt ist, und einen zweiten Knoten, der an einen Ausgang gekoppelt ist, wobei die Wortleitung orthogonal zu der Bitleitung verläuft.

    20.
    发明专利
    未知

    公开(公告)号:AT257294T

    公开(公告)日:2004-01-15

    申请号:AT99936340

    申请日:1999-05-28

    Abstract: A method of operating a multistage counter in only one counting direction includes the step of changing a counter reading of a single-stage auxiliary counter at given counter readings of the multistage counter. The single-stage auxiliary counter and the multistage counter can only be changed in one counting direction. Respective counter readings of the multistage counter and of the single-stage auxiliary counter are registered. Values of the respective counter readings of the single-stage auxiliary counter and of the multistage counter are compared with one another, and an indicator signal is generated based on a comparison result determined in the comparing step.

Patent Agency Ranking