-
公开(公告)号:BR112013008616A2
公开(公告)日:2016-06-14
申请号:BR112013008616
申请日:2011-09-23
Applicant: INTEL CORP
Inventor: MAHURIN ERIC W , WIEDEMEIER JEFF , GOLLIVER ROGER , SAMUDRALA SRIDHAR
-
公开(公告)号:DE112011103195T5
公开(公告)日:2013-06-27
申请号:DE112011103195
申请日:2011-09-23
Applicant: INTEL CORP
Inventor: WIEDEMEIER JEFF , SAMUDRALA SRIDHAR , GOLLIVER ROGER , MAHURIN ERIC W
Abstract: Es wird ein Verfahren zum Ausführen von Vektoroperationen auf einem Halbleiterchip beschrieben. Das Verfahren umfasst das Ausführen einer ersten Vektoranweisung mit einer Vektor-Funktionseinheit, die auf dem Halbleiterchip implementiert ist, und das Ausführen einer zweiten Vektoranweisung mit der Vektor-Funktionseinheit. Die erste Vektoranweisung ist eine Multiply-Add-Vektoranweisung. Die zweite Vektoranweisung ist eine Vektoranweisung zum Zählen von führenden Nullen.
-
公开(公告)号:DE10196440B4
公开(公告)日:2006-03-23
申请号:DE10196440
申请日:2001-07-13
Applicant: INTEL CORP
Inventor: GOLLIVER ROGER , SUTTON II JAMES , LIN DERRICK , THAKKAR SHREEKANT , NEIGER GILBERT , MCKEEN FRANCIS , HERBERT HOWARD , RENERIS KENNETH , ELLISON CARL
IPC: G06F12/14
-
公开(公告)号:AU1114600A
公开(公告)日:2000-05-22
申请号:AU1114600
申请日:1999-10-13
Applicant: INTEL CORP
Inventor: DOSHI GAUTAM , GOLLIVER ROGER , NORIN BOB
-
-
-