PROCEDE DE FABRICATION D'UNE ETIQUETTE ELECTRONIQUE RFID

    公开(公告)号:FR2898999A1

    公开(公告)日:2007-09-28

    申请号:FR0602463

    申请日:2006-03-21

    Abstract: L'invention concerne un procédé de fabrication d'une étiquette électronique destinée à être apposée sur un produit (BL3), comprenant les étapes consistant à faire apparaître, dans un film électriquement conducteur (41) d'une feuille d'emballage, de conditionnement ou de transport du produit (BL3), des zones dépourvues de matière conductrice délimitant dans le film conducteur au moins un motif d'antenne formant une antenne (90) pour étiquette RFID, et connecter à l'antenne (90) une puce en matériau semi-conducteur formant avec l'antenne une étiquette électronique.

    DIVISEUR DE FREQUENCE BINAIRE
    12.
    发明专利

    公开(公告)号:FR2895601A1

    公开(公告)日:2007-06-29

    申请号:FR0513121

    申请日:2005-12-22

    Abstract: L'invention concerne un diviseur de fréquence binaire (DIVF2) comprenant un compteur (CMPT) cadencé par un signal d'entrée (CK1), des moyens (CP1, CP2) pour comparer un valeur de comptage (VAL) à des première et seconde valeurs de seuil (B2/2, B2/4) et fournir des premier et deuxième signaux de contrôle (DET1, DET2) synchronisés avec des fronts de variation d'un premier type du signal d'entrée (CK1). Selon l'invention, le diviseur comprend des moyens (FFB) pour fournir au moins un troisième signal de contrôle (SDET1, SDET2) décalé d'une demi-période du signal d'entrée (CK1) par rapport à l'un des premier ou second signaux de contrôle (DET1, DET2), et des moyens de contrôle (ALCT) pour générer le signal de sortie (CK2) à partir de signaux de contrôle choisis en fonction de la valeur d'au moins un bit (b1,b0) de plus faible poids de la consigne de division. Application notamment aux transpondeurs UHF.

    PROCEDE DE GENERATION D'UN SIGNAL D'HORLOGE

    公开(公告)号:FR2890465A1

    公开(公告)日:2007-03-09

    申请号:FR0509082

    申请日:2005-09-06

    Abstract: L'invention concerne un procédé de génération d'un signal d'horloge comprenant des étapes de : mesure à l'aide d'un premier signal d'horloge (SFo) d'une caractéristique d'un événement de référence (EVT1) dans un signal reçu (RS) ; déterminer à l'aide du premier signal d'horloge, une variation d'une caractéristique d'un second événement (EVT2, D0) dans un signal reçu (RS) ; corriger la mesure (NEVT1, NFC) en fonction de la variation de la caractéristique du second événement ; et générer un second signal d'horloge (SFC) à partir du premier signal d'horloge en fonction de la mesure corrigée (NFC). Application aux circuits d'émission et de réception d'une puce sans contact.

    PROCEDE DE CONFIGURATION D'UN ESPACE MEMOIRE DIVISE EN ZONES MEMOIRE

    公开(公告)号:FR2890200A1

    公开(公告)日:2007-03-02

    申请号:FR0508729

    申请日:2005-08-25

    Abstract: L'invention concerne un procédé de configuration d'un espace mémoire (MEM), comprenant des étapes de : lecture dans l'espace mémoire (MEM) d'une information de configuration (SZ3), détermination d'une division d'au moins une partie de l'espace mémoire en zones mémoire (Z1-Z4) en fonction de l'information de configuration lue ; et d'attribution à chacune des zones mémoire d'un numéro d'accès (NBK) à utiliser pour accéder à un emplacement de donnée dans la zone mémoire, en combinaison avec une adresse logique de l'emplacement dans la zone mémoire. Application de l'invention aux puces RFID.

    17.
    发明专利
    未知

    公开(公告)号:FR2835119A1

    公开(公告)日:2003-07-25

    申请号:FR0200899

    申请日:2002-01-24

    Inventor: RIZZO PIERRE

    Abstract: The amplitude demodulator has a peak detection circuit (10) extracting a reference modulation signal and a translation circuit (12) to shift the reference signal to offset its direct component. A threshold is generated (14) to act as reference for modulation start and finish. A comparator (16) compares the shifted signal to the threshold signal to activate supply (20) to components on the chip.

    18.
    发明专利
    未知

    公开(公告)号:FR2806855B1

    公开(公告)日:2002-06-21

    申请号:FR0003606

    申请日:2000-03-21

    Abstract: The invention concerns a demodulator of an amplitude-modulated signal (Vdb), characterised in that it comprises a peak detecting cell (DCR) capable of extracting the reference modulating signal (Vpeak 1 ) of the modulated signal (Vdb); a first demodulator (FE) adapted to detect the peak of the reference modulating signal (Vpeak 1 ) to generate a high comparison threshold and locate the start of the modulation, a second demodulator (RE) adapted to detect a trough of the reference modulating signal (Vpeak 1 ) to generate a low comparison threshold and locate the end of the modulation; a logic processing unit capable of supplying the demodulated signal (Vdemod).

    20.
    发明专利
    未知

    公开(公告)号:DE602006000534T2

    公开(公告)日:2009-02-19

    申请号:DE602006000534

    申请日:2006-08-28

    Abstract: The circuit has a memory (MEM1) containing transaction data, with electrically erasable and programmable memory cells (C i, j) arranged in horizontal and vertical lines, and linked to word lines (WL i) and bit lines (BL j). A control unit (CTU) executes commands for reading or writing in the memory. The CTU is blocked when reference memory cells of one of the groups contain bits of equal value and if the value is different from a value expected for the one of the groups. The CTU controls a voltage generator (VGEN) which supplies a read voltage (Vread) and an erase-programming voltage (Vpp). An independent claim is also included for a method for protecting an integrated circuit against a global data erasure.

Patent Agency Ranking