-
公开(公告)号:KR1020050109109A
公开(公告)日:2005-11-17
申请号:KR1020040033858
申请日:2004-05-13
Applicant: 삼성전자주식회사
IPC: G06F1/16
CPC classification number: F16M11/105 , F16M11/2021 , F16M11/38 , F16M2200/044 , F16M11/04 , G06F1/1601
Abstract: 본 발명은, 화상이 형성되는 모니터본체와, 상기 모니터본체를 지지하는 베이스부재를 갖는 모니터장치에 관한 것으로서, 상기 모니터본체와 상기 베이스부재 사이에 개재된 링크부재와; 상기 모니터본체와 상기 링크부재 사이에 마련되어 상기 모니터본체를 상기 베이스부재에 대해 회동가능하게 지지하는 모니터힌지부와; 상기 베이스부재와 상기 링크부재 사이에 마련되어 상기 링크부재를 상기 베이스부재에 대해 회동가능하게 지지하는 베이스브래킷을 갖는 베이스힌지부와; 상기 베이스브래킷과 상기 링크부재 중 어느 하나에 형성된 걸림부와; 상기 베이스브래킷과 상기 링크부재 중 다른 하나에 마련되어 상기 걸림부와 탄성접촉하며, 상기 모니터본체가 상기 베이스부재에 대해 회동하여 상기 베이스부재와 평행한 상태를 유지하도록 상기 링크부재의 회동을 저지하는 회동저지부를 포함하는 것을 특징으로 한다.
이에 의하여, 모니터본체가 베이스부재에 대해 평행하게 접힐 수 있으며, 링크부재의 회동이 걸림부 및 회동저지부에 의해 저지되어 모니터본체와 베이스부재가 평행한 상태로 유지됨으로써 설치공간이 확보되는 모니터장치를 제공할 수 있다.-
公开(公告)号:KR1020050079717A
公开(公告)日:2005-08-11
申请号:KR1020040007813
申请日:2004-02-06
Applicant: 삼성전자주식회사
Inventor: 김희준
IPC: G02F1/136
Abstract: 기판 위에 게이트 전극을 포함한 게이트선을 형성하는 단계, 상기 게이트선 위에 게이트 절연막과 반도체층을 연속하여 증착하는 단계, 상기 반도체층 위에 하부 금속막을 증착하는 단계, 상기 하부 금속막의 사진 식각을 통하여 소스 전극을 포함한 데이터선과 드레인 전극을 형성하며 채널부의 반도체층을 노출시키는 단계, 상부 금속막을 증착하는 단계, 상기 상부 금속막을 제1 식각 공정에 의하여 적어도 상기 데이터 배선의 일부 및 채널부를 덮는 상기 상부 금속막 패턴을 형성하는 단계, 상기 반도체층의 노출된 부분을 식각하는 단계, 상기 상부 금속막 패턴을 제2 식각 공정에 의하여 적어도 상기 채널부를 드러내는 단계, 상기 적어도 채널부를 덮으며, 적어도 상기 드레인 전극의 상기 하부 금속막을 드러내는 제1 접촉 구멍을 갖는 보호막을 형� ��하는 단계, 상기 제1 접촉 구멍을 덮는 화소전극을 형성하는 단계를 포함하는 박막 트랜지스터 표시판의 제조 방법이다.
-
公开(公告)号:KR1020020073937A
公开(公告)日:2002-09-28
申请号:KR1020010013899
申请日:2001-03-17
Applicant: 삼성전자주식회사
Inventor: 김희준
IPC: H01L21/02
Abstract: PURPOSE: A method and an apparatus for controlling temperature are provided to minimize a difference between a practical temperature of a fabrication process and a process setup temperature by calculating a practical thermal variable rate of an electrode. CONSTITUTION: Data related to a variable rate of temperature of an electrode to time are stored in a data storage portion by changing a condition of an etching process(20). Conditions of an etching/depositing process are inputted into an input portion(22). A control portion searches and obtains the data related to a variable rate of temperature of an electrode to time corresponding to the process condition from the data stored in the data storage portion(24). The temperature and the supply amount of cooling solution included in a cooler are determined to maintain constantly the temperature of the electrode as temperature of process setup(26). The cooling solution is supplied to the electrode through a cooling hose(28).
Abstract translation: 目的:提供一种用于控制温度的方法和装置,通过计算电极的实际热变化率来最小化制造工艺的实际温度与工艺设置温度之间的差异。 构成:通过改变蚀刻处理(20)的条件,将与电极到时间的可变温度有关的数据存储在数据存储部分中。 蚀刻/沉积处理的条件被输入到输入部分(22)中。 控制部分根据存储在数据存储部分(24)中的数据,搜索并获取与电极的可变温度相关的时间与对应于处理条件的时间相关的数据。 确定包括在冷却器中的冷却溶液的温度和供应量被确定为恒定地将电极的温度保持为工艺设置温度(26)。 冷却液通过冷却软管(28)供给电极。
-
公开(公告)号:KR100248864B1
公开(公告)日:2000-03-15
申请号:KR1019950067538
申请日:1995-12-29
Applicant: 삼성전자주식회사
IPC: H01L21/20
CPC classification number: H01L21/67781 , Y10S414/138
Abstract: 본 발명은 반도체 소자의 제조공정중 장비내 웨이퍼를 이송하는데 사용되는 이송장비에 관한 것으로 특히 보우트에 선적된 웨이퍼를 반송하는데 사용되는 웨이퍼 이송장치에 관한 것이다.
본 발명은 웨이퍼의 로딩 결함을 방지하여 웨이퍼의 파손을 방지하므로서 이에 따르는 결함을 예방하므로서 장비의 효율을 높여 생산성을 향상시킬 수 있도록 한 것으로, 반도체소자의 제조공정중 웨이퍼를 로딩하는데 사용하는 이송장비중 보우트에 선적된 웨이퍼를 반송하는 챠저를 구비하고, 상기 챠저는 상기 보우트의 피치에 따라 피치를 조절할 수 있도록 상기 웨이퍼가 삽입되는 복수개의 슬롯을 갖는 웨이퍼 가이드와, 이를 고정하는 지지대와, 상기 지지대에 고정되는 웨이퍼 가이드의 피치를 조절하는 조절부를 갖는 피치조절수단을 포함한다.-
公开(公告)号:KR1020090097565A
公开(公告)日:2009-09-16
申请号:KR1020080022790
申请日:2008-03-12
Applicant: 삼성전자주식회사
IPC: G02F1/1339
CPC classification number: G02F1/13394 , G02F1/133512 , G02F2001/13396 , G02F2001/136222
Abstract: A liquid crystal display panel and a method for manufacturing the liquid crystal display panel are provided to use a dual spacer while having a COA structure of the liquid crystal display panel, thereby effectively distributing stress applied from the outside and uniformly distributing liquid crystals. A liquid crystal display panel(500) includes the first substrate(100), the second substrate(200) and a liquid crystal layer(300). The first substrate comprises the first base substrate(110), a thin film transistor, and a color filter layer(170). The thin film transistor is formed on the first base substrate. The color filter layer is formed on the first base substrate to cover the thin film transistor to have a depression part(175). The second substrate comprises the second base substrate(210), the first spacer(260), and the second spacer(270). The first spacer is formed on the second base substrate and contacted with the first substrate. The liquid crystal layer is interposed between the first substrate and the second substrate.
Abstract translation: 提供液晶显示面板和液晶显示面板的制造方法,使用双重间隔物,同时具有液晶显示面板的COA结构,从而有效地分配从外部施加的应力并均匀分布液晶。 液晶显示面板(500)包括第一基板(100),第二基板(200)和液晶层(300)。 第一衬底包括第一基底(110),薄膜晶体管和滤色器层(170)。 薄膜晶体管形成在第一基底基板上。 滤色器层形成在第一基底上以覆盖薄膜晶体管以具有凹陷部分(175)。 第二基板包括第二基板(210),第一间隔件(260)和第二间隔件(270)。 第一间隔件形成在第二基底基板上并与第一基底接触。 液晶层介于第一基板和第二基板之间。
-
公开(公告)号:KR1020090005862A
公开(公告)日:2009-01-14
申请号:KR1020070069240
申请日:2007-07-10
Applicant: 삼성전자주식회사
Abstract: A method for driving liquid crystal display is provided to increase dimensions of pixel electrode by superposing pixel electrode and signal line. A common electrode is formed on a top substrate(200). A pixel electrode is formed on a bottom substrate facing the top substrate. A liquid crystal layer is formed between the top substrate and the bottom substrate. The top substrate includes a transparent insulation substrate(210), a black matrix(220), and a common electrode(240). The black matrix is formed on the transparent insulation substrate. The common electrode is formed on the black matrix. The black matrix blocks a leak of a light between adjacent pixel regions. An over coat layer(230) is formed between the black matrix and the common electrode, and is formed in order to improve cohesive property and flatness property of interface. The bottom substrate includes a transparent insulation substrate, a plurality of gate lines, and a plurality of data lines.
Abstract translation: 提供一种用于驱动液晶显示器的方法,通过叠加像素电极和信号线来增加像素电极的尺寸。 公共电极形成在顶部基板(200)上。 在面向顶部基板的底部基板上形成像素电极。 在顶部基板和底部基板之间形成液晶层。 顶部衬底包括透明绝缘衬底(210),黑色矩阵(220)和公共电极(240)。 黑色矩阵形成在透明绝缘基板上。 公共电极形成在黑色矩阵上。 黑矩阵阻挡相邻像素区域之间的光的泄漏。 在黑色矩阵和公共电极之间形成外涂层(230),并且形成以提高界面的内聚性和平坦性。 底部基板包括透明绝缘基板,多条栅极线和多条数据线。
-
公开(公告)号:KR1020080043165A
公开(公告)日:2008-05-16
申请号:KR1020060111867
申请日:2006-11-13
Applicant: 삼성전자주식회사
IPC: H01L21/027 , G03F7/20 , G02F1/13
CPC classification number: G03F1/38 , G02F1/13 , H01L27/1214
Abstract: A mask and a method for manufacturing a display substrate using the same are provided to improve the manufacturing reliability of a switching element and a display substrate having the same by prevent defects such as short-circuit and open of a channel portion. A mask includes a source pattern(SEP), a drain pattern(DEP), and a slit pattern(SLP). The source pattern is formed correspondingly to a source electrode of a switching element. The drain pattern is spaced apart from the source pattern. The drain pattern defines a channel region including a first channel region formed parallel to the scan direction of an exposure device and a second channel region formed perpendicularly to the scan direction. The slit pattern has a first slit formed in the first channel region as having a first thickness and a second slit formed in the second channel region as having a second thickness. The first thickness is greater than the second thickness.
Abstract translation: 提供了一种用于制造使用其的显示基板的掩模和方法,以通过防止诸如通道部分的短路和打开等缺陷来提高开关元件和具有该开关元件的显示基板的制造可靠性。 掩模包括源图案(SEP),漏极图案(DEP)和狭缝图案(SLP)。 源极图案对应于开关元件的源极形成。 漏极图案与源图案间隔开。 漏极图案限定了包括平行于曝光装置的扫描方向形成的第一沟道区域和垂直于扫描方向形成的第二沟道区域的沟道区域。 狭缝图案具有形成在具有第一厚度的第一沟道区域中的第一狭缝和形成在第二沟道区域中的具有第二厚度的第二狭缝。 第一厚度大于第二厚度。
-
公开(公告)号:KR1020080043093A
公开(公告)日:2008-05-16
申请号:KR1020060111692
申请日:2006-11-13
Applicant: 삼성전자주식회사
CPC classification number: G02F1/1343 , G02F1/1339 , G02F1/136 , G02F2201/121 , G02F2201/123 , H01L29/786
Abstract: An LCD(Liquid Crystal Display), a method of manufacturing the LCD and a method of driving the LCD are provided to apply common voltages to pixels respectively to remove remaining DC(Direct Current) generated due to variation in an optimized common voltage, thereby enhancing display quality. An LCD includes a gate line(20) formed on an insulating substrate in one direction, a data line(51) intersecting the gate line, a common voltage line(57) intersecting the gate line, a first thin film transistor(3) formed at the intersection of the gate line and the data line to apply data voltage, and a second thin film transistor(4) formed at the intersection of the gate line and the common voltage line to apply common voltage. The LCD further includes a lower substrate having a pixel electrode(74) electrically connected to the first thin film transistor and provided with the data voltage, and an upper substrate having a common electrode(400) electrically connected to the second thin film transistor and provided with the common voltage. The common electrodes are arranged corresponding to pixels, respectively.
Abstract translation: 提供LCD(液晶显示器),制造LCD的方法和驱动LCD的方法以分别向像素施加公共电压以去除由于优化的公共电压的变化而产生的剩余DC(直流电),从而增强 显示质量。 LCD包括在一个方向上形成在绝缘基板上的栅极线(20),与栅极线相交的数据线(51),与栅极线相交的公共电压线(57),形成有第一薄膜晶体管(3) 在栅极线和数据线的交点处施加数据电压,以及形成在栅极线和公共电压线的交叉点处的第二薄膜晶体管(4),以施加公共电压。 LCD还包括具有与第一薄膜晶体管电连接且具有数据电压的像素电极(74)的下基板,以及具有与第二薄膜晶体管电连接的公共电极(400)的上基板, 具有公共电压。 公共电极分别对应于像素排列。
-
公开(公告)号:KR1020080021177A
公开(公告)日:2008-03-07
申请号:KR1020060081762
申请日:2006-08-28
Applicant: 삼성전자주식회사
Inventor: 김희준
IPC: G02F1/1345
CPC classification number: G02F1/13454 , G02F1/1368 , G09G3/006
Abstract: An LCD(Liquid Crystal Display) is provided to form a dummy thin film transistor in a non-effective display area of an LCD panel, test the dummy thin film transistor to estimate a variation in the characteristics of thin film transistors arranged in an effective display area when the thin film transistors are used for a long time to thereby improve the reliability of the LCD. An LCD includes an LCD panel(110) having an effective display area and a non-effective display area(113). The effective display area includes a plurality of source lines(S), a plurality of gate lines(G) and liquid crystal cells respectively arranged in regions defined according to intersection of the source lines and the gate lines. The non-effective display area includes a dummy thin film transistor. Each of the liquid crystal cells includes a thin film transistor having a source electrode connected to each source line, a drain electrode and a gate electrode connected to each gate line. The dummy thin film transistor has a drain electrode to which a first voltage for estimating the characteristic of the thin film transistor is applied, a source electrode to which a second voltage is applied and a gate electrode to which a third voltage is applied.
Abstract translation: 提供LCD(液晶显示器)以在LCD面板的非有效显示区域中形成虚设薄膜晶体管,测试虚设薄膜晶体管以估计布置在有效显示器中的薄膜晶体管的特性的变化 当薄膜晶体管长时间使用时,可以提高LCD的可靠性。 LCD包括具有有效显示区域和非有效显示区域(113)的LCD面板(110)。 有效显示区域包括多个源极线(S),多个栅极线(G)和液晶单元,分别布置在根据源极线和栅极线的交点定义的区域中。 非有效显示区域包括虚设薄膜晶体管。 每个液晶单元包括具有连接到每个源极线的源极电极,连接到每个栅极线的漏极电极和栅电极的薄膜晶体管。 虚设薄膜晶体管具有施加用于估计薄膜晶体管的特性的第一电压的漏电极,施加第二电压的源电极和施加了第三电压的栅电极。
-
公开(公告)号:KR1020070079103A
公开(公告)日:2007-08-06
申请号:KR1020060009500
申请日:2006-02-01
Applicant: 삼성전자주식회사
IPC: G09G3/36
CPC classification number: G09G3/3659 , G09G3/2044 , G09G3/3614 , G09G3/3655 , G09G3/3677 , G09G2320/0271 , H02M3/04
Abstract: An LCD device and a driving method thereof are provided to minimize deviation in kick-back voltages which are commonly generated from pixels by varying the timing of a driving signal. An LCD(Liquid Crystal Display) device includes a gate driver(60) and a data driver(50). The gate driver outputs a gate pulse alternately to odd-numbered and even-numbered gate lines every two frame periods, in response to a gate clock signal(GCS) of a timing controller(10). The data driver generates a data pulse which is inversed every two frames, in response to a data clock signal(DCS) of the timing controller. The gate driver includes a first gate driver for driving the odd-numbered gate line and a second gate driver for driving the even-numbered gate line.
Abstract translation: 提供一种LCD装置及其驱动方法,以通过改变驱动信号的定时来最小化通常由像素产生的反冲电压的偏差。 LCD(液晶显示器)装置包括栅极驱动器(60)和数据驱动器(50)。 栅极驱动器响应于定时控制器(10)的栅极时钟信号(GCS),每两帧周期交替地将奇偶编号和偶数编号的栅极线输出栅极脉冲。 数据驱动器响应于定时控制器的数据时钟信号(DCS)产生每两帧反相的数据脉冲。 栅极驱动器包括用于驱动奇数栅极线的第一栅极驱动器和用于驱动偶数栅极线的第二栅极驱动器。
-
-
-
-
-
-
-
-
-