Abstract:
PURPOSE: A cache memory capable of changing capacity and a processor chip equipped with the same are provided to prevent the loss to disuse entire processor chip, which integrates a CPU and the cache memory into a single chip, due to some bad cells occurred in the cache memory by selectively using the ways of the rest normal tag and data memories expecting the ways of the tag and data memory having the defect cell. CONSTITUTION: A data processing system includes a processor and a multi-way set-associative cache memory(3) storing the data used by the processor. The cache memory(3) including the data memories(40a-40i) being separated into a plurality of ways and storing the data used by the processor, the tag memories(30a-30i) being separated into a plurality of ways and storing the tag address, and a way selector(60). The way selector(60) selects and matches the normal ways excepting the way including the defect memory cell from the tag memories(30a-30i) and the data memories(40a-40i) with the normal ways excepting the way including the defect memory cell from the data memories(40a-40i) one to one.
Abstract:
PURPOSE: A method for providing optimal scanning in accordance to manuscript color is provided to improver a quality of scanning by a user by executing scans in accordance to each light source, displaying the visual differences to the user, and enabling the user to select a desired light source when a black and white manuscript is scanned using a color reader module. CONSTITUTION: An image processor determines a current scanning mode(S210). If in color scanning mode, a manuscript is scanned(S220), an image processing is executed(S230), and temporarily stored in a memory(S240). A visually processed image data is transmitted to a main video controller and the main video controller transmits the data to a printer or a fax by using a communication line(S250). If in black and white scanning mode, a user determines whether to use an individual light source scan(S260). If not using the individual light source scan, a predetermined light ratio is used to scan the manuscript(S270). The image processor conducts the image processing(S280), temporarily stores it in the memory(S290), and the step 250 is repeated(S300). If using an individual light source scan, the image is scanned through the individual light sources, and transmitted and displayed on a computer(S310,320). The user selects an image and the computer uses its light source as a black and white manuscript scan source(S330). A selected image is sent to the main video controller and it is re-scanned using the selected light source(S340). The scanned image is transmitted and then faxed or printed(S350).
Abstract:
본 발명은 팩시밀리의 메모리잔량을 체크하여 메모리잔량이 기 설정된 소정량 이하이면, 메모리에 저장된 팩스데이터를 팩시밀리에 연계된 컴퓨터의 저장매체에 저장함으로써, 수신되는 팩스데이터의 유실을 방지하도록 한 팩스데이터 수신방법을 제공한다. 따라서, 본 발명은 저장매체와 전원제어부를 포함한 외부기기와 연계되고, 수신되는 팩스데이터를 저장할 수 있는 메모리를 포함하며, 전원제어부를 통하여 외부기기의 전원공급여부를 제어할 수 있는 팩시밀리의 팩스데이터 수신방법에 있어서: 메모리의 잔량을 체크하고; 체크된 메모리의 잔량과 기 설정된 기준치를 비교하며; 메모리의 잔량이 기 설정된 기준치 이하이면, 메모리에 저장된 팩스데이터를 외부기기로 전송하기 위하여 외부기기에 기 설정된 요청명령을 전송하고; 외부기기로부터 요청명령에 대응하는 응답신호가 접수되면, 메모리에 저장된 팩스데이터를 외부기기로 전송하며; 메모리에 저장된 팩스데이터를 삭제하도록 한 것을 특징으로 한다.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 팩시밀리의 분별 링패턴 분별회로 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 하나의 전화번호에 각각 링패턴이 다른 다수 개의 수신전화번호를 가지는 팩시밀리에 있어서 상기 링패턴을 검출하여 검출된 링패턴 검출신호에 해당되는 수신전화번호에 수신되는 팩시밀리 정보를 저장하는 링패턴 분별회로를 가지는 팩시밀리 및 그 링패턴 분별방법을 제공한다. 3.발명의 해결방법의 요지 링검출신호가 입력되었는가를 검사하는 과정과; 상기 링검출신호가 입력된 것으로 판단되면 링패턴 신호의 발생번호를 n으로 세팅하여 링패턴 신호를 발생하는 과정과; 상기 링신호와 상기 n번 링패턴 신호가 일치하였을 경우 발생되는 링패턴 일치신호를 검출되면 상기 메모리의 어드레스에 팩시밀리 정보를 저장하는 과정과; 상기 링패턴 일치신호가 검출되지 않으면 상기 링패턴 일치신호가 발생할 때까지 상기 n번 링패턴 신호에 1을 증가하여 다음 링패턴 신호를 발생하여 상기 링신호와 링패턴을 비교하는 과정으로 마련된다. 4.발명의 중요한 용도 팩시밀리의 링패턴 분별회로에 이용된다.
Abstract:
a first insulating film(31) formed on the surface of a semiconductor device(30) to expose some of the device(30); a first metal layer(32) formed on the surface of the semiconductor device(30) and on a part of the first insulating film(31); a second insulating film(33) formed on the first metal layer(32) and on the first insulating layer(31) to expose a part of the first metal layer(32); a second metal layer(34) formed to cover the exposed first metal layer(32); a first and a second barrier metal layer(35,36) formed on the second metal layer(34); and a first, a second and a third solder bumper(40,41,42) formed on the second barrier metal layer(36).