-
-
公开(公告)号:KR100150281B1
公开(公告)日:1998-11-02
申请号:KR1019950048737
申请日:1995-12-12
Applicant: 한국전자통신연구원
IPC: H04B1/7077 , H04B1/7093
Abstract: 본 발명은 대역확산 방식을 이용하여 기지국과 마이크로 기지국 사이의 타이밍 동기를 정확하게 맞춤으로써 기지국과 마이크로 기지국 사이에 경제적이고도 효율적인 동기가 이루어질 수 있도록 한 대역확산 방식을 이용한 기지국간의 타이밍 동기방법에 관한 것으로서, GSP수신기나 유선 네트워크의 기준클럭으로 부터 기준 기지국의 기준클럭을 발생하는 제1과정과, 이 제1과정에서 발생된 기준클럭에 확산부호를 곱하여 기준클럭을 대역확산시키는 제2과정과, 마이크로 기지국의 수신부가 가입자선을 이용하여 제2과정에서 대역확산된 기준클럭을 수신하는 제3과정 및 수신부에 의해 제3과정에서 수신된 대역확산된 기준클럭에 확산부호를 곱하여 역확산시킴으로써 기지국간의 동기를 일치시기는 제4과정을 포함하여 이루어짐에 따라 CDMA PCS에서의 마이크로 기지국이 1μs이내에 기준 기지국의 타이밍 동기를 정확하게 맞출 수 있으며, 동시에 마이크로 기지국에 GPS수신기나 유선 네트워크의 설치가 필요없음에 따라 설치비용의 부담을 줄이는 효과가 있다.
-
公开(公告)号:KR100150277B1
公开(公告)日:1998-11-02
申请号:KR1019950052648
申请日:1995-12-20
Applicant: 한국전자통신연구원
IPC: H04B1/709
Abstract: 본 발명은 CDMA방식의 기지국에서 초기동기를 획득하는 장치(Searcher)의 구성에 관한 것으로, 미리 PN 코드를 발생시켜 메모리에 저장시킨후, 오프셋(상관관계를 구하기 위해 처음 시작되는 PN 메모리의 출력번지)을 순차적으로 바꿔가며 수신데이타와의 상관관계를 구한후, 최종적으로 가장 큰 상관관계값을 갖는 PN 메모리 시작번지를 PN 오프셋값으로 취하는 방식의 CDMA용 고속 동작 PN코드 초기동기 획득장치 및 그 운영 방법을 제공하여 제6도에서 보는 바와 같이 Data Memory의 데이타를 일정하게 유지하고 PN 메모리의 오프셋값을 변화시키면서 Correlation값을 구하는 것이다.
-
公开(公告)号:KR1019970055707A
公开(公告)日:1997-07-31
申请号:KR1019950052648
申请日:1995-12-20
Applicant: 한국전자통신연구원
IPC: H04B1/709
Abstract: 본 발명은 CDMA방식의 기지국에서 초기동기를 획득하는 장치(Searcher)의 구성에 관한 것으로, 미리 PN 코드를 발생시켜 메모리에 저장시킨후, 오프셋(상관관계를 구하기 위해 처음 시작되는 PN 메모리의 출력번지)을 순차적으로 바꿔가며 수신데이타와의 상관관계를 구한후, 최종적으로 가장 큰 상관관계값을 갖는 PN 메모리 시작번지를 PN 오프셋값으로 취하는 방식의 CDMA용 고속 동작 PN코드 초기동기 획득장치 및 그 운영 방법을 제공하여 제6도에서 보는 바와 같이 Data Memory의 데이타를 일정하게 유지하고 PN 메모리의 오프셋값을 변화시키면서 Correlation값을 구하는 것이다.
-
公开(公告)号:KR1019970055706A
公开(公告)日:1997-07-31
申请号:KR1019950052647
申请日:1995-12-20
Applicant: 한국전자통신연구원
IPC: H04B1/709
Abstract: 본 발명은 CDMA방식의 기지국에서 초기동기를 획득하는 장치(Searcher)의 구성에 관한 것으로, 미리 PN 코드를 발생시켜 메모리에 저장시킨 후, 오프셋(상관관계을 구하기 위해 처음 시작되는 PN 메모리의 출력번지)을 순차적으로 바꿔가며 수신데이타와의 상관관계를 구한후, 최종적으로 가장 큰 상관관계값을 갖는 PN 메모리 시작번지를 PN 오프셋값으로 취하는 방식의 CDMA용 고속 동작 PN 코드 초기동기 획득장치를 제공하여 제4도에서 보는 바와 같이 Data Memory의 데이타를 일정하게 유지하고 PN 메모리의 오프셋값을 변화시키면서 Correlation값을 구하는 것이다.
-
-
-
公开(公告)号:KR100114584B1
公开(公告)日:1997-04-23
申请号:KR1019930029603
申请日:1993-12-24
Applicant: 한국전자통신연구원
IPC: H04L12/833 , H04L12/875 , H04L12/935
-
公开(公告)号:KR1019970002786B1
公开(公告)日:1997-03-10
申请号:KR1019930030027
申请日:1993-12-27
Applicant: 한국전자통신연구원
Abstract: A packet access apparatus is disclosed. The packet access apparatus comprises: a plurality of communication channel boards; and a packet bus access means(16) for interface between the plurality of communication channel boards and a packet bus, wherein the plurality of communication channel boards respectively include a coding and line connection means(11) for coding serial data, a first store means(13) for storing a program, a data link control means(12) for converting the serial data to parallel data and checking a desitination address, a second store means(15) for storing the parallel data and a logic process means(14) for outputting the stored parallel data. Thereby, the packet access apparatus may improve the communication channel capacity.
Abstract translation: 公开了一种分组存取装置。 分组接入装置包括:多个通信信道板; 以及用于在所述多个通信信道板和分组总线之间进行接口的分组总线访问装置(16),其中所述多个通信信道板分别包括用于编码串行数据的编码和线路连接装置(11),第一存储装置 (13),用于将串行数据转换为并行数据并检查散列地址的数据链路控制装置(12),用于存储并行数据的第二存储装置(15)和逻辑处理装置(14) 用于输出所存储的并行数据。 因此,分组接入装置可以提高通信信道容量。
-
公开(公告)号:KR1019970001624B1
公开(公告)日:1997-02-11
申请号:KR1019930029603
申请日:1993-12-24
Applicant: 한국전자통신연구원
IPC: H04L12/833 , H04L12/875 , H04L12/935
Abstract: A tag generation/processing method reduces a load of a microprocessor in a communication system performing a packet data exchange, increases a processing speed of a packet bus connection apparatus, and assures a reliability of a transmitting/receiving data. A tag generation/processing method includes the steps of: checking whether a microprocessor block(1) starts a packet data transmission; generating address tag, start tag, effective tag, and end tag according to a packet characteristic, storing them into a tag storage block(3), and transmitting an end tag generation signal if the end tag occurs; displaying whether there is a packet data to be exchanged in the tag storage block(3), if the end tag generation signal and tag data external transmission signal are received; and checking a received tag data, and informing the microprocessor block(1) of an abnormal state.
Abstract translation: 标签生成/处理方法减少了执行分组数据交换的通信系统中的微处理器的负担,增加了分组总线连接装置的处理速度,并且确保了发送/接收数据的可靠性。 标签生成/处理方法包括以下步骤:检查微处理器块(1)是否开始分组数据传输; 根据分组特征产生地址标签,起始标签,有效标签和结束标签,将其存储到标签存储块(3)中,并且如果结束标签发生则发送结束标签产生信号; 如果接收到结束标签产生信号和标签数据外部传输信号,则在标签存储块(3)中显示是否存在要交换的分组数据; 并检查接收到的标签数据,并将微处理器块(1)通知异常状态。
-
-
-
-
-
-
-
-
-