22.
    发明专利
    未知

    公开(公告)号:FR2915641B1

    公开(公告)日:2009-08-07

    申请号:FR0754793

    申请日:2007-04-30

    Abstract: The method involves shunting of data in a parallel manner towards memorization units by a data assignment matrix in a memory, and elaborating the matrix in a manner to shunt the matrix in the memory by utilizing systematization processing units for taking the data in an identical manner on a set of simultaneously parallel shunting data. The matrix is elaborated by successive stages, which affects the data with memory locations in a manner to avoid access conflicts in the memory. An independent claim is also included for a device for interlacing data of a set of a data processing modules arranged in parallel to another set of processing modules.

    23.
    发明专利
    未知

    公开(公告)号:DE602006005020D1

    公开(公告)日:2009-03-19

    申请号:DE602006005020

    申请日:2006-05-03

    Abstract: The device has a set of elementary ring phase shift devices (22) applying a phase shift to a set of symbols and a rearrangement stage (26) receiving N symbols, provided by the shift devices, and providing the N symbols distributed in distinct sets of another set of symbols. Another set of elementary ring phase shift devices (28) applies a phase shift to the latter set of symbols. A control module provides signals representing phase shifts to the respective shift devices. A transposition module (42) transposes two symbols amongst the N symbols.

    PROCEDE ET DISPOSITIF D'ENCODAGE DE SYMBOLES AVEC UN CODE DU TYPE A CONTROLE DE PARITE ET PROCEDE ET DISPOSITIF CORRESPONDANTS DE DECODAGE

    公开(公告)号:FR2920929A1

    公开(公告)日:2009-03-13

    申请号:FR0757457

    申请日:2007-09-10

    Abstract: On encode un jeu de K symboles initiaux avec un code du type à contrôle de parité. Les K symboles initiaux appartiennent à un corps de Galois d'ordre q strictement supérieur à 2. On définit le code par des caractéristiques de code représentables par un graphe (GRH) comportant N-K premiers noeuds (NCi), chaque noeud satisfaisant une équation de contrôle de parité définie sur le corps de Galois d'ordre q, N paquets de noeuds intermédiaires (NIT;) et NI deuxièmes noeuds(NSSi), chaque noeud intermédiaire étant relié à un seul premier noeud et à plusieurs deuxièmes noeuds par l'intermédiaire d'un schéma de liaisons. On encode le jeu de K symboles initiaux en utilisant lesdites caractéristiques de code et on obtient un jeu de N symboles encodés respectivement subdivisés en NI sous-symboles appartenant respectivement à des ensembles mathématiques dont les ordres sont inférieurs à q, selon un schéma de subdivision représentatif du schéma de liaisons (II).

    25.
    发明专利
    未知

    公开(公告)号:FR2871976B1

    公开(公告)日:2006-08-11

    申请号:FR0451308

    申请日:2004-06-22

    Abstract: An LDPC decoder having a determined number of processing units operating in parallel, storage circuitry capable of containing first words containing a juxtaposition of messages of a first type, and second words containing a juxtaposition of messages of a second type, a message provision unit capable of providing each processing unit with a message of the first type or a message of the second type, and a message write unit capable of writing, into the storage circuitry, first words or second words. The message provision unit is capable of providing a message at a position in a word which depends on the word or the message write unit is capable of writing each message at a position in the word which depends on the word.

    DECODEUR LDPC
    26.
    发明专利

    公开(公告)号:FR2871975A1

    公开(公告)日:2005-12-23

    申请号:FR0451307

    申请日:2004-06-22

    Abstract: L'invention concerne un décodeur (45) LDPC comprenant un nombre déterminé de modules de traitement (24) fonctionnant en parallèle, un moyen de mémorisation (26) adapté à contenir des premiers mots contenant une juxtaposition de messages d'un premier type, et des seconds mots contenant une juxtaposition de messages d'un second type, un module de fourniture de messages (46) adapté à fournir à chaque module de traitement un message du premier type ou un message du second type, et un module d'écriture de messages adapté à écrire, dans le moyen de mémorisation, des premiers mots ou des seconds mots. Le module de fourniture de messages est adapté à fournir un message à une position dans un mot qui dépend du mot, ou, le module d'écriture de messages est adapté à écrire chaque message à une position dans le mot qui dépend du mot.

    27.
    发明专利
    未知

    公开(公告)号:FR2858891B1

    公开(公告)日:2005-10-28

    申请号:FR0309828

    申请日:2003-08-11

    Inventor: URARD PASCAL

    Abstract: The converter has a chain of cells, where each cell has a set of inputs (IN1(n), IN1(n), IN2(n), IN3(n)) and a set of outputs for digital values. Each cell has a pair of multipliers (n3, n7) that has inputs connected to the respective inputs of the cell. The multiplier inputs are connected to the cell inputs via respective paths having a preset number of flip flops (n2, n6). An independent claim is also included for a method of sampling digital values using a sampling rate converter.

Patent Agency Ranking