método para proteger um aplicativo de cartão de circuito integrado, cartão de circuito integrado golden sample

    公开(公告)号:BRPI1010453B8

    公开(公告)日:2020-03-03

    申请号:BRPI1010453

    申请日:2010-09-24

    Abstract: metodo para proteger um aplicativo de cartão ic e cartão ic golden sample. trata-se de um método para proteger um aplicativo de cartão lc (1) programado por um desenvolvedor de aplicativo durante uma fase de pré personalização de um cartão lc (20) que é executado por um fabricante de cartão ic para armazenar o aplicativo de cartão ic (1) em uma memória (21) do dito cartão lc (20), incluindo as etapas de: -fornecer o aplicativo de cartão ic (1) para o fabricante do cartão lc; -copiar o aplicativo de cartão lc (1) em uma memória (11) de um cartão lc golden sample (10) e instalar o aplicativo de cartão ic (1) na memória (ii) para fornecer um aplicativo executável (2); copiar uma imagem da memória (11) que inclui o aplicativo executável (2) na memória (21) do cartão ic (20); sendo que o método compreende: -armazenar uma chave secreta (3) fornecida pelo desenvolvedor de aplicativo nos chips respectivos (13, 23) do cartão lo golden sample (10) e o cartão ic (20); - criptografar o aplicativo de cartão ic (1) a ser fornecido para o fabricante do cartão lc com a chave secreta (3); -criptografar a imagem da memória (11) a ser copiada a partir do cartão lc golden sample (10) para o cartão ic (20) com a chave secreta (3) armazenada no cartão ic golden sample (10); em que o aplicativo de cartão ic criptografado (1) e a imagem criptografada da memória (11) são descriptografados no interior do cartão ic gotden sample (10) e no interior do cartão ic (20) com a chave secreta respectiva (3).

    método para desfragmentar uma memória para um cartão com circuito integrado e cartão com circuito integrado

    公开(公告)号:BRPI1004123B8

    公开(公告)日:2020-03-03

    申请号:BRPI1004123

    申请日:2010-06-30

    Abstract: método para desfragmentar uma memória (m) para um cartão com circuito integrado e cartão com circuito integrado. método para desfragmentar uma memória (m) para um cartão com circuito integrado que compreende diversos dos arquivos (1, 2, 3) armazenados em partes de memória (p1, p2, p3) de uma memória (m), cada arquivo (1, 2, 3) incluindo os respectivos enlaces (l1, l2, l3) para um ou mais outros arquivos (1, 2, 3). o método compreende as etapas de: -detectar um endereço inicial (f1) de uma primeira parte da memória livre (m1) de uma memória (m); -detectar um endereço (ai) de uma parte da memória (p1) seguindo os endereços iniciais (f1) e armazenar um arquivo a ser movido (1); - detectar os arquivos (2), incluindo os enlaces (l2) para o endereço (ai) do arquivo a ser movido (1); -mover o arquivo a ser movido (1) no endereço inicial (f1) da primeira parte da memória livre (m1); -atualizar os enlaces para indicar para o endereço inicial (f1); em que as etapas acima são repetidas até que pelo menos duas partes de memória livre (m1, m2) seguindo os arquivos movidos (1) sejam separadas por um ou mais dos arquivos (1, 2, 3).

    método para realizar um cartão de circuito integrado do tipo interface dual

    公开(公告)号:BRPI1003382B1

    公开(公告)日:2020-01-28

    申请号:BRPI1003382

    申请日:2010-09-03

    Abstract: método para realizar um cartão ic do tipo interface dual e cartão ic do tipo de interface dual. método para realizar um cartão ic d e interface dual (50) que compreende as etapas de: dispor um suporte plástico (51) que compreende um orifício (56) ou uma reentrância, para alojar um micro módulo (52); alojar no cartão ic uma antena (55) que tem pelo menos um primeiro e um segundo terminais ou atenuadores (p51, p52) de conexão com o micro módulo (52) dispostos na reentrância (56); distribuir uma pasta de solda nos ditos pelo menos um primeiro e um segundo atenuadores (p5l, p52), de modo a formar um primeiro e um segundo ressaltos condutores (59a, 59b) com contatos de conexão elétrica (c51, c52) do dito micro módulo (52); distribuir, ao longo de todo o perímetro do dito micro módulo (52) ou da dita reentrância (56), uma camada (58) de cola não condutora; posicionar o micro módulo (52) na reentrância (56) com os contatos (c51, c52) alinhados axialmente ao terminal (p51, p52) da antena (55); executar um refluxo da pasta de solda para formar o primeiro e o segundo ressaltos condutores (59a, 59b).

    35.
    发明专利
    未知

    公开(公告)号:DE602004024280D1

    公开(公告)日:2010-01-07

    申请号:DE602004024280

    申请日:2004-01-05

    Inventor: BONHOMME CORINNE

    Abstract: The method involves detecting echoes of a received signal, and estimating inter-correlation between two temporally close echoes. The two echoes with less energy are rejected if the inter-correlation satisfies a predetermined test. The signal transmits symbols, each with a predetermined number of chips. The two echoes are declared close when they are temporally separated by duration lower than or equal to the duration of a chip. An independent claim is also included for a component of a wireless communication system incorporating a rake receiver.

    36.
    发明专利
    未知

    公开(公告)号:DE602005013806D1

    公开(公告)日:2009-05-20

    申请号:DE602005013806

    申请日:2005-12-20

    Abstract: The method of notching the transmission band of an analog signal to be transmitted and including sub-carriers to be modulated from digital modulation coefficients respectively associated to said sub-carriers, said method comprises providing (30) an initial digital signal from successive frequency-domain groups each containing said digital modulation coefficients respectively associated to said sub-carriers, filtering (31) said initial signal with a frequency resolution greater than the frequency resolution of said frequency-domain groups in order to remove frequencies corresponding to said sub-carriers to be removed and windowing (32) said filtered signal using a windowing mask (WMSK) having a representation in the frequency-domain including a main lobe and secondary lobes, the power spectrum of said lobes decreasing faster than the inverse of the frequency squared.

    37.
    发明专利
    未知

    公开(公告)号:DE602006004048D1

    公开(公告)日:2009-01-15

    申请号:DE602006004048

    申请日:2006-06-26

    Inventor: BERENS FRIEDBERT

    Abstract: The method comprises an interference reduction mode (ADIRM) for reducing interferences between a wide band device and a narrow band device; said method is performed within said wide band device and includes the steps of detecting (130) an emission from and/or a reception performed by said narrow band device, determining (131) from said detection step a group of at least one sub-carrier having frequencies interfering with the narrow band device, frequency shifting (132) at least a part of frequency band of said wide band device including said group of at least one interfering sub-carriers with a chosen frequency shift such that at least a part of frequency band of said narrow band device is excluded from said frequency band of said wide band device.

    COMPENSATION D'UN AMPLIFICATEUR COMPORTANT AU MOINS DEUX ETAGES DE GAIN

    公开(公告)号:FR2904739A1

    公开(公告)日:2008-02-08

    申请号:FR0653299

    申请日:2006-08-04

    Abstract: L'invention concerne un circuit amplificateur (30) comprenant une succession d'étages d'amplification (TE, TI, TS) dont au moins un premier étage d'amplification (TE) recevant un premier signal et un deuxième étage d'amplification (TI, TS) en aval du premier étage d'amplification ; un étage (B) à gain unitaire adapté à recevoir le premier signal et à fournir un second signal correspondant à la copie à basse impédance du premier signal ; et un troisième étage d'amplification (TI', TS') dont l'entrée est reliée à la sortie de l'étage à gain unitaire par un condensateur (C1, C1') et dont la sortie est reliée à la sortie du deuxième étage d'amplification.

    39.
    发明专利
    未知

    公开(公告)号:DE60308133T2

    公开(公告)日:2007-08-09

    申请号:DE60308133

    申请日:2003-01-10

    Abstract: The device has an input terminal (BE) to receive a signal. Delta-sigma power amplification unit (MAP) comprises signal amplifiers respectively connected between the terminal and an adder (ADD). The adder is disposed between a frequency selector (INT1, INT2) and quantification unit. Values of the signal gain are adjusted in order to place zeros in a signal transfer function. An Independent claim is also included for a communication system.

    40.
    发明专利
    未知

    公开(公告)号:DE60035187D1

    公开(公告)日:2007-07-26

    申请号:DE60035187

    申请日:2000-06-28

    Abstract: The electrical consumption of a cellular mobile telephone is reduced by using fractional-division phase-locked loops receiving a frequency reference from a fairly inaccurate quartz oscillator. Electrical consumption is also reduced by switching the output of the oscillator onto the input of the processing stage when the transmission/reception stage is inactive. The fractional-division phase-locked loops can then be deactivated.

Patent Agency Ranking