-
公开(公告)号:KR1020040014073A
公开(公告)日:2004-02-14
申请号:KR1020020047242
申请日:2002-08-09
Applicant: 삼성전자주식회사
IPC: H01L27/115
Abstract: PURPOSE: A split gate SONOS(Silicon-Oxide-Nitride-Oxide-Silicon) EEPROM and a fabricating method thereof are provided to concentrate the electric field on an edge of a nitride layer adjacent to a tip of a control gate by using the control gate for covering floating gate. CONSTITUTION: A split gate SONOS EEPROM includes a stack(139), a source/drain(190/195), an insulating oxide layer(140b), and a control gate(150b). The stack(139) is formed by laminating sequentially a bottom oxide layer(115b), a nitride layer(120b), a top oxide layer(125b), and a floating gate(135b) on a substrate(100). The source/drain(190/195) is formed on the substrate(100) between plural stacks. The insulating oxide layer(140b) is formed on sidewalls and top faces of the stacks. The control gate(150b) is formed on the insulating oxide layer(140b) to cover the floating gate(135b).
Abstract translation: 目的:提供一种分裂门SONOS(硅氧化物 - 氮化物 - 氧化物 - 硅)EEPROM及其制造方法,以通过使用控制栅极将电场集中在与控制栅极的尖端相邻的氮化物层的边缘上 用于覆盖浮动门。 构成:分离门SONOS EEPROM包括堆叠(139),源极/漏极(190/195),绝缘氧化物层(140b)和控制栅极(150b)。 堆叠(139)通过在基板(100)上依次层叠底部氧化物层(115b),氮化物层(120b),顶部氧化物层(125b)和浮动栅极(135b)而形成。 源极/漏极(190/195)形成在多个叠层之间的衬底(100)上。 绝缘氧化物层(140b)形成在堆叠的侧壁和顶面上。 控制栅极(150b)形成在绝缘氧化物层(140b)上以覆盖浮动栅极(135b)。
-
-
公开(公告)号:KR1020160046048A
公开(公告)日:2016-04-28
申请号:KR1020140141058
申请日:2014-10-17
Applicant: 삼성전자주식회사
IPC: H01L33/58
CPC classification number: G02B19/0047 , F21K9/23 , F21V29/763 , F21V29/77 , F21Y2103/10 , F21Y2105/10 , F21Y2115/10 , G02B5/001 , H01L33/58 , H01L33/60
Abstract: 본발명의일 실시형태에따른발광소자패키지는, 제1면및 상기제1면의반대측에위치한제2면을가지며, 중앙에상기제1면과제2면을관통하는관통홀을구비하는반사부; 상기관통홀내에배치되며, 상기제1면과제2면을통해외부로노출되는발광소자; 및상기반사부의제1면상에놓이며, 상기발광소자를덮는광학소자;를포함하며, 상기반사부의측면과적어도상기광학소자의측면은대칭을이루며연속하여연결되며, 상기광학소자는상기발광소자에서발생한광을부분적으로투과시키고, 부분적으로반사시켜외부로방출하는것을특징으로한다.
Abstract translation: 根据本发明实施例的发光器件封装包括:反射部分,其具有第一平面和位于与第一平面相对的一侧的第二平面,并且包括穿过第一平面的通孔和第二平面 飞机在中心; 发光装置,其布置在所述通孔中,并且通过所述第一平面和所述第二平面暴露于外部; 以及放置在反射部的第一平面上并覆盖发光元件的光学元件。 反射部分的一侧和光学装置的一侧至少连续地连接成对称,并且光学装置通过部分透射和反射光将发光装置中产生的光发射到外部。
-
公开(公告)号:KR1020150094402A
公开(公告)日:2015-08-19
申请号:KR1020140015649
申请日:2014-02-11
Applicant: 삼성전자주식회사
IPC: H01L33/56
CPC classification number: H01L33/54 , G02B6/0023 , G02B6/0073 , G02F1/133609 , H01L25/0753 , H01L33/504 , H01L33/507 , H01L33/60 , H01L2224/48091 , H01L2224/73204 , H01L2224/8592 , H01L2924/12044 , H01L2924/181 , H01L2924/00014 , H01L2924/00 , H01L2924/00012
Abstract: 본 발명은 광원 패키지 및 그를 포함하는 표시 장치에 관한 것으로서, 기판; 상기 기판 위에 실장된 발광 소자; 상기 발광 소자의 표면에 인접하여 형성된 적색 형광체층; 및 상기 발광 소자 및 상기 적색 형광체층을 봉지하는 봉지층을 포함하고, 상기 적색 형광체층의 형광체가 불화물계 또는 황화물계 형광체인 것을 특징으로 하는 광원 패키지를 제공한다. 본 발명의 광원 패키지 및 그를 포함하는 표시 장치는 장시간이 흐른 뒤에도 표시되는 색상이 수분에 의하여 열화됨이 없이 우수한 색재현성을 가질 수 있다.
Abstract translation: 本发明涉及光源封装和包括该光源封装的显示装置。 提供了一种光源封装,其包括基板,安装在基板上的发光器件,形成在发光器件表面附近的红色荧光层,以及密封层,其密封红色荧光层和 发光装置。 红色荧光层的荧光元件是氟化物或硫荧光层。 根据本发明的光源封装和包括该光源封装的显示装置在长时间流逝后不会由于水分引起的显示颜色的劣化而获得高色彩再现性能。
-
公开(公告)号:KR1020110087359A
公开(公告)日:2011-08-03
申请号:KR1020100006728
申请日:2010-01-26
Applicant: 삼성전자주식회사
CPC classification number: H01L2224/48091 , H01L2224/48247 , H01L2224/48257 , H01L33/62 , H01L33/20 , H01L33/50 , H01L33/52 , H01L33/64 , H01L2924/00014
Abstract: PURPOSE: A light emitting device package is provided to enhance the reliability of a product by minimizing the deterioration of an injected resin by the light emitted in a light emitting device and improve the emission performance of the heat generated in the emitting device. CONSTITUTION: A package body(102) has electrical insulating. A first and a second lead frame(103,104), whose lower parts are exposed to the outside, are respectively combined with the package body. The first and the second lead frame have a recess form, in which each one side is opened, and are arranged to face opened areas each other in the recess. An emitting device(101) is mounted in the bottom surface of one recess of the first and the second lead frame. A wire(W) electrically interlinks the light emitting device and the bottom surface of the recess in which the emitting device is not mounted.
Abstract translation: 目的:提供一种发光器件封装,以通过使发光器件中发出的光最小化注入树脂的劣化来提高产品的可靠性,并提高发光器件中产生的热量的发射性能。 构成:包装体(102)具有电绝缘。 第一引线框架和第二引线框架(103,104)分别与封装体组合。 第一引线框架和第二引线框架具有凹部形状,其中每一侧都被打开,并且布置成在凹部中彼此面对开放的区域。 发光装置(101)安装在第一和第二引线框架的一个凹部的底表面中。 电线(W)将发光器件与未安装发光器件的凹部的底表面电连接。
-
公开(公告)号:KR1020110058987A
公开(公告)日:2011-06-02
申请号:KR1020090115559
申请日:2009-11-27
Applicant: 삼성전자주식회사
CPC classification number: H01L33/54 , H01L24/97 , H01L33/505 , H01L33/60 , H01L2224/48091 , H01L2224/48247 , H01L2224/8592 , H01L2924/12041 , H01L2924/181 , H01L2924/1815 , H01L2924/00014 , H01L2924/00
Abstract: PURPOSE: A light emitting device package and a manufacturing method thereof are provided to narrow an orientation angle of a single axial direction, thereby enhancing the straightness of light emitted from an LED chip. CONSTITUTION: An LED chip is mounted on a main body(20). A pair of reflecting units(30) reflects light emitted from the LED chip. A molding unit(40) is formed between the reflecting units to seal the LED chip, a first lead(50a), and a second lead. The molding unit is made of a transparent resin. The molding unit includes a fluorescent material which converts the wavelength of light emitted from the LED chip.
Abstract translation: 目的:提供一种发光器件封装及其制造方法,以缩小单个轴向的取向角度,从而提高从LED芯片发出的光的平直度。 构成:LED芯片安装在主体(20)上。 一对反射单元(30)反射从LED芯片发出的光。 在反射单元之间形成模制单元(40),以密封LED芯片,第一引线(50a)和第二引线。 成型单元由透明树脂制成。 成型单元包括转换从LED芯片发射的光的波长的荧光材料。
-
公开(公告)号:KR1020060019299A
公开(公告)日:2006-03-03
申请号:KR1020040067909
申请日:2004-08-27
Applicant: 삼성전자주식회사
IPC: H01L27/115
CPC classification number: H01L29/78 , H01L27/115 , H01L27/11568 , H01L29/792 , H01L29/7923 , H01L21/28273 , H01L21/76838
Abstract: 소노스 기억 셀 및 그 형성 방법을 제공한다. 이 셀은 적어도 하나의 측벽을 갖는 함몰된 영역이 배치된 기판 및 제1 절연막을 개재하여 함몰된 영역을 채우는 트랩 저장 패턴을 포함한다. 기판의 상부면 및 트랩 저장 패턴의 상부면 상에 제2 절연막을 개재하여 제어 게이트 전극이 배치된다. 제어 게이트 전극 양측의 기판내에 제1 및 제2 소오스/드레인 영역들이 배치된다. 트랩 저장 패턴의 상부면은 플랫(flat)하고, 적어도 기판의 상부면과 동일한 높이이다.
-
公开(公告)号:KR1020050068730A
公开(公告)日:2005-07-05
申请号:KR1020030100497
申请日:2003-12-30
Applicant: 삼성전자주식회사
IPC: H01L27/115
CPC classification number: H01L27/11521 , H01L21/28273 , H01L27/115 , H01L29/42328
Abstract: 플래시 메모리 소자 및 그 제조 방법을 제공한다. 본 발명의 일 관점에 따르면, 반도체 기판 상에 터널 유전층, 플로팅 게이트층, 층간 유전층 및 둘 이상의 다수의 층으로 몰드층을 형성한다. 상기 층들을 순차적으로 패터닝하여 상호 간에 자기 정렬되는 몰드층 제1패턴 및 플로팅 게이트층 패턴을 순차적으로 형성한다. 몰드층 제1패턴 이루는 층들 중 일부층의 노출된 양측면을 다른 층들에 대해 선택적 측면 식각하여 측면에 홈을 이루는 몰드층 제2패턴을 형성한다. 플로팅 게이트층 패턴 인근의 반도체 기판 상에 게이트 유전층을 형성한다. 게이트 유전층 상에 몰드층 제2패턴의 양측면의 홈을 채워 홈을 채우는 폭이 플로팅 게이트층 패턴과 중첩되는 부분의 폭으로 설정되는 컨트롤 게이트를 형성한다. 몰드층 제2패턴을 선택적으로 제거하고, 컨트롤 게이트 측벽에 스페이서를 형성한다. 스페이서에 의해 노출되는 층간 유전층 부분 및 하부의 상기 플로팅 게이트층 패턴 부분을 선택적으로 식각하여 홈의 폭 및 스페이서의 폭에 의해서 폭이 설정되는 플로팅 게이트를 형성한다.
-
公开(公告)号:KR1020050055538A
公开(公告)日:2005-06-13
申请号:KR1020030088761
申请日:2003-12-08
Applicant: 삼성전자주식회사
IPC: H01L27/115
Abstract: 플래시 메모리 셀과 그 제조 방법을 제공한다. 플래시 메모리 셀은 플래시 메모리의 프로그램 동작시 채널로부터 플로팅 게이트로의 열전자 주입이 수직방향 뿐만 아니라 수평방향으로도 일어나도록, 반도체 기판에 형성된 리세스에 자기정렬된 플로팅 게이트의 구조를 구비함으로써 프로그램 효율을 높인다. 또한 플로팅 게이트를 스페이서 형태로 이방성 식각에 의해 형성하기 때문에 미세패턴을 포토리소그래피의 제약을 받지 않고 형성할 수 있다.
-
公开(公告)号:KR1020050041154A
公开(公告)日:2005-05-04
申请号:KR1020030076211
申请日:2003-10-30
Applicant: 삼성전자주식회사
IPC: H01L27/115
CPC classification number: H01L27/11568 , G11C16/0475 , H01L27/115 , H01L29/66833 , H01L29/792 , H01L29/7926
Abstract: 소노스(SONOS) 소자 및 그 제조 방법을 제시한다. 본 발명의 일 관점에 따른 소노스(SONOS) 소자는, 제1표면과 제1표면에 비해 낮은 표고를 가지는 제2표면과 제1표면과 제2표면 사이에 트렌치(trench) 측벽을 이루는 제3표면을 가지는 반도체 기판과, 반도체 기판 상에 도입되는 터널(tunnel) 유전층, 제3표면 상의 터널 유전층 상에 스페이서(spacer) 형태로 도입된 전하 포획층(charge trapping layer), 전하 포획층을 덮으며 터널 유전층 상에 도입된 전하 차단층, 전하 차단층 상에 제1표면 상으로부터 제3표면 상을 지나 제2표면 상으로 확장되게 도입된 게이트, 게이트에 인근하는 제1표면 아래에 도입된 제1불순물 영역, 및 제1불순물 영역에 대향되게 제3표면 아래에 도입된 제2불순물 영역을 포함하여 구성될 수 있다.
-
-
-
-
-
-
-
-
-